
총 27개
-
중첩의 원리 & 테브낭, 노튼 정리 결과보고서2025.01.121. 중첩의 원리 실험을 통해 중첩의 원리가 적용되는지 확인하였다. 전압원의 위치가 다른 두 가지 회로에서 각각의 전압원을 하나씩 제거하여 구한 값과 모든 전압원을 연결한 값을 비교한 결과, 1% 정도의 오차율만 발생하여 중첩의 원리가 성공적으로 적용되었음을 확인할 수 있었다. 오차가 발생한 이유로는 실험에 사용된 전선 내 작은 저항, 회로 구성 및 연결 문제, 저항값의 변동 등이 고려되었다. 2. 테브낭 정리 책에 제시된 복잡한 저항회로를 실험을 통해 구현하고, 양단의 전압을 측정하여 테브낭 등가회로와 비교하였다. 실험값과 이론값...2025.01.12
-
기초회로실험 중첩의 정리와 가역정리 실험 예비보고서2025.04.291. 중첩의 원리 다수의 전원을 포함하는 선형 회로망에서 회로 내에서 임의 점에 흐르는 전류 또는 두 점간의 전압은 각각의 전원이 개별적으로 적용될 때의 전류와 두 점간의 전압을 합한 것과 같다는 정리를 중첩의 정리라고 한다. 여기서 각 전원의 개별 적용이라는 것은 다른 전원을 제거한다는 것을 의미한다. 2. 가역정리 선형 수동 회로망에서 순방향 입출력비와 역방향 입출력비가 같음을 의미한다. 이는 입력과 출력을 전압과 전류의 관계로 교환할 수 있으며 이러한 관계를 전달저항(transfer resistance)라고 하며 순방향의 비를...2025.04.29
-
2023년 2학기_조선대 전기공학과 전기회로2_10장 정현파의 정상상태 해석(요약정리_복습문제풀이+연습문제 풀이)2025.01.211. 정현파의 정상상태 해석 이 장에서는 정현파 입력에 대한 회로의 정상상태 해석 방법을 다룹니다. 중첩의 원리를 이용하여 각 주파수 성분별로 회로를 해석하고, 노드 해석법과 메시 해석법을 적용하여 회로 응답을 구합니다. 또한 테브난 등가 회로와 노턴 등가 회로를 이용한 해석 방법도 소개됩니다. 2. 노드 해석법 노드 해석법은 KCL(Kirchhoff's Current Law)을 이용하여 각 노드의 전압을 구하는 방법입니다. 기준 노드를 설정하고 각 노드에서 KCL을 적용하여 방정식을 세운 뒤, 이를 해결하여 노드 전압을 구합니다....2025.01.21
-
[기초전자실험 with pspice] 10 중첩의 원리 예비보고서 <작성자 학점 A+>2025.04.281. 중첩의 원리 중첩의 원리를 적용하는 방법을 익히고, 중첩의 원리를 실험으로 확인한다. 중첩의 원리는 '전원이 2개 이상인 선형회로에서 어떤 부품의 전압과 전류는 전원을 1 개씩 동작시킬 때 나타나는 전압 및 전류의 합이다'로 정의된다. 전원을 1개씩 동작시킨다는 것은 하나의 전원을 동작시킬 때 다른 전원은 제거하는 것이다. 전원이 2개인 회로에 중첩의 원리를 적용하는 방법은 각 전원에 따른 전류와 전압을 구한 후 더하여 실질적인 전류와 전압을 구하는 것이다. 2. 기본 회로 실험 실험 회로를 구성하고 직류전원을 인가한 후 각 ...2025.04.28
-
중첩의 원리와 테브난/노턴 정리 예비보고서2025.01.131. 중첩의 원리 중첩의 원리란 다중 전원이 있는 선형 회로 소자만으로 구성된 선형 회로망에서 모든 전원이 동시에 인가 될 경우 회로망에서의 전류 및 전압의 반응은 각 전원이 개별적으로 작용할 경우의 반응의 합과 같다는 것이다. 중첩의 원리를 사용하면 다중 전원을 가진 선형 회로에서 쉽게 전압 및 전류를 구할 수 있다. 2. 테브난 정리 테브난 등가 회로는 전원을 포함한 선형 회로를 하나의 비종속 전압 전원과 이와 직렬로 연결된 하나의 저항으로 구성된 회로로 표현한 것이다. 테브난 등가 회로로 표현하기 위해서는 내부에 비종속 전원이...2025.01.13
-
전기및디지털회로실험 실험5 결과보고서2025.01.121. 키리히호프의 법칙 이번 실험에서는 직류회로에서 키리히호프의 전압법칙과 전류법칙을 확인하였다. KVL을 통해 회로를 따라 어떤 경로를 거쳐 원래의 출발지점으로 돌아왔을 때 그 경로상에 존재하는 회로요소들의 전압을 모두 합하면 0이 된다는 것을 확인할 수 있었다. 그리고 KCL을 통해 어떤 분기점에 대해서 그 분기점에 접속된 모든 방향에서 흘러 들어오는(혹은 흘러 나가는) 전류의 합은 0임을 확인할 수 있었다. 2. 중첩의 원리 2개 이상의 전원을 포함한 회로에서 어떤 점의 전위 또는 전류는, 각 전원이 단독으로 존재한다고 했을 ...2025.01.12
-
전자회로(개정4판) - 생능출판, 김동식 지음 / 11장 연습문제 풀이2025.01.021. 연산증폭기의 응용회로 1. 그림 11-22에서 연산증폭기의 반전(-) 입력전압은 ±Vd 차동전압을 무시할 수 있으므로 연산증폭기의 비반전(+) 입력전압 또한 ±Vd이다. 따라서 출력전압 Vo는 ±Vd ± Vref이다. 2. 이 비교기는 히스테리시스와 제너제한을 가지며, 양단 전압은 항상 ±Vref이다. 3. 연산증폭기의 반전(-) 입력전압은 ±Vd 차동전압을 무시할 수 있으므로 연산증폭기의 비반전(+) 입력전압 또한 ±Vd이다. 4. 시정수 RC에 따른 출력 파형의 변화율을 설명하고 있다. 5. 그림 11-25에서 R1, R2...2025.01.02