
총 27개
-
[기초전자실험 with pspice] 10 중첩의 원리 결과보고서 <작성자 학점 A+>2025.04.281. 중첩의 원리 실험 시 사용했던 장비 & 부품으로는 디지털 멀티미터, 전원 공급기, 브레드보드, 저항 270[Ω], 330[Ω], 470[Ω]이 있었다. 실험 결과 및 사진을 보면 실제 전압과 전류 측정값이 계산값과 유사한 것을 확인할 수 있다. 실험 회로에서 V1에 의한 전압/전류 측정값과 V2에 의한 전압/전류 측정값을 더하면 실제 전압/전류 측정값과 매우 비슷한 것을 알 수 있다. 즉, 직류전원 V1과 V2를 기준으로 키르히호프의 전압법칙과 전류법칙이 성립한다. 다만 약간의 오차가 있었는데, 이는 계산 과정에서 실수가 있었...2025.04.28
-
회로이론및실험1 7장 중첩의 원리 A+ 결과보고서2025.01.131. 중첩의 원리 실험 결과에 따르면 회로 1 그대로 V_R을 계산했을 때의 결과 값과 V_2만 제거했을 때 V_R값과 V_1만 제거했을 때 V_R값을 더한 값이 거의 같은 것으로 나타났습니다. 이를 통해 실험 2의 회로가 Additive하다는 것을 확인할 수 있었습니다. 또한 V_2의 값을 2배 시켰더니 V_R의 값도 2배에 가깝게 출력되었기 때문에 이 회로는 Homogeneous하다고 할 수 있습니다. 따라서 실험 2의 회로는 Additive와 Homogeneous를 모두 만족하므로 Linear하다고 결론지을 수 있습니다. 1....2025.01.13
-
A+ / 회로망 정리 실험보고서2025.05.131. 중첩의 원리 중첩정리(Superposition Theorem)는 옴의 법칙을 전원이 여러 개인 회로에도 적용한다. 회로망에 중첩정리를 적용하기 위해서는, 특정한 조건들이 만족되어야 한다. 1. 모든 부품들은 선형(linear)이어야 하는데 이는 전류가 인가 전압에 비례한다는 것을 의미한다. 2. 모든 부품들은 양 방향성이어야 한다. 이는 전압원의 극성이 반대가 되어도 전류의 값이 동일하다는 것을 의미한다. 3. 수동소자(Passive component)들이 사용될 수 있다. 수동소자는 증폭이나 정류를 하지 못하는 저항, 커패시...2025.05.13
-
아주대 A+기전실 3주차 결과보고서2025.01.121. 직렬-병렬 직류 회로 실험에서는 12V의 전압을 가하여 저항마다 흐르는 전류, 전압값을 측정하며, 키르히호프의 전압법칙과 전류 전압 분배 법칙을 확인하였다. 실험결과, R2에 흐르는 전류인 I2와 R3에 흐르는 전류 I3가 같았다. 이는 KCL을 사용하여 볼 수 있었는데 0.0046%의 작은 오차가 나왔으며 실험이 성공적으로 진행되었음을 알 수 있다. 실험을 통해 통해 IS = I1 + I2 가 성립함을 확인할 수 있었다. 따라서 병렬로 연결된 회로 내에서 직렬로 연결된 두 소자의 전류는 변하지 않기에 전류 분배 법칙이 성립함...2025.01.12
-
회로이론및실험1 7장 중첩의 원리 A+ 예비보고서2025.01.131. 중첩의 원리 선형 시스템은 중첩의 원리를 따른다. 중첩의 원리는 선형 시스템이 하나 이상의 독립 전원에 의해 여기되거나 구동될 때마다 전체 응답은 개별 응답의 합이라는 것을 말한다. 개별 응답은 하나만 활동하는 독립 전원의 응답이다. 선형 회로 소자를 상호 연결하여 만든 회로를 다루기 때문에 그들이 하나 이상의 독립 에너지원에 의해 구동될 때 그런 회로의 해석에 대해 직접적으로 중첩의 원리를 적용할 수 있다. 2. 노드 전압 방법 노드 전압 방법을 사용하여 회로를 분석하였다. 왼쪽 essential node부터 각각 Va, V...2025.01.13
-
전자회로(개정4판) - 생능출판, 김동식 지음 / 11장 연습문제 풀이2025.01.021. 연산증폭기의 응용회로 1. 그림 11-22에서 연산증폭기의 반전(-) 입력전압은 ±Vd 차동전압을 무시할 수 있으므로 연산증폭기의 비반전(+) 입력전압 또한 ±Vd이다. 따라서 출력전압 Vo는 ±Vd ± Vref이다. 2. 이 비교기는 히스테리시스와 제너제한을 가지며, 양단 전압은 항상 ±Vref이다. 3. 연산증폭기의 반전(-) 입력전압은 ±Vd 차동전압을 무시할 수 있으므로 연산증폭기의 비반전(+) 입력전압 또한 ±Vd이다. 4. 시정수 RC에 따른 출력 파형의 변화율을 설명하고 있다. 5. 그림 11-25에서 R1, R2...2025.01.02
-
[전기회로실험1]결과보고서 chapter82025.05.051. 중첩의 원리 실험 결과 표 8-1에서 전류 I1과 I2의 이론값과 측정값의 차이는 약 10% 내외로 나타났습니다. 이는 실험에 사용된 저항 값의 차이와 측정 장비의 오차로 인한 것으로 보입니다. 또한 전류 IL의 이론값, 계산값 및 측정값 간에도 약간의 차이가 있었는데, 이 역시 저항 값의 차이와 측정 오차로 인한 것으로 생각됩니다. 1. 중첩의 원리 중첩의 원리는 복잡한 시스템을 이해하고 설계하는 데 매우 중요한 개념입니다. 이 원리에 따르면, 큰 시스템은 더 작은 하위 시스템으로 구성되며, 각 하위 시스템은 자체적인 구조와...2025.05.05
-
2023년 2학기_조선대 전기공학과 전기회로2_10장 정현파의 정상상태 해석(요약정리_복습문제풀이+연습문제 풀이)2025.01.211. 정현파의 정상상태 해석 이 장에서는 정현파 입력에 대한 회로의 정상상태 해석 방법을 다룹니다. 중첩의 원리를 이용하여 각 주파수 성분별로 회로를 해석하고, 노드 해석법과 메시 해석법을 적용하여 회로 응답을 구합니다. 또한 테브난 등가 회로와 노턴 등가 회로를 이용한 해석 방법도 소개됩니다. 2. 노드 해석법 노드 해석법은 KCL(Kirchhoff's Current Law)을 이용하여 각 노드의 전압을 구하는 방법입니다. 기준 노드를 설정하고 각 노드에서 KCL을 적용하여 방정식을 세운 뒤, 이를 해결하여 노드 전압을 구합니다....2025.01.21
-
전기및디지털회로실험 실험5 결과보고서2025.01.121. 키리히호프의 법칙 이번 실험에서는 직류회로에서 키리히호프의 전압법칙과 전류법칙을 확인하였다. KVL을 통해 회로를 따라 어떤 경로를 거쳐 원래의 출발지점으로 돌아왔을 때 그 경로상에 존재하는 회로요소들의 전압을 모두 합하면 0이 된다는 것을 확인할 수 있었다. 그리고 KCL을 통해 어떤 분기점에 대해서 그 분기점에 접속된 모든 방향에서 흘러 들어오는(혹은 흘러 나가는) 전류의 합은 0임을 확인할 수 있었다. 2. 중첩의 원리 2개 이상의 전원을 포함한 회로에서 어떤 점의 전위 또는 전류는, 각 전원이 단독으로 존재한다고 했을 ...2025.01.12
-
Voltage Divider 회로 실험 결과 보고서2025.01.031. Voltage Divider 이 실험에서는 Voltage Divider 회로를 구성하여 입력 전압(Va)과 출력 전압(V)의 관계를 옴의 법칙을 통해 확인하였습니다. 또한 Voltage Adder 회로를 통해 중첩의 원리를 확인하였고, Capacitor를 이용한 Voltage Divider 회로에서 Capacitor의 리액턴스가 저항의 역할을 대신한다는 것을 알 수 있었습니다. 마지막으로 멀티미터의 입력 임피던스가 측정값에 영향을 미치는 것을 확인하였습니다. 1. Voltage Divider A voltage divider i...2025.01.03