
총 17개
-
전압제어 발진기 회로 설계 및 실험 결과2025.01.041. 슈미트 회로 슈미트 회로는 히스테리시스 특성을 가진 비교기로, 입력 신호가 증가할 때와 감소할 때의 입출력 특성이 다르다. 입력 전압이 문턱 전압 사이에 있을 경우 출력 상태는 이전 상태에 따라 결정된다. 2. 적분기 회로 적분기 회로에서 출력 전압은 입력 전압과 시간에 따라 변화한다. 이를 이용하여 전압 제어 발진기를 구현할 수 있다. 3. 전압제어 발진기 회로 전압제어 발진기 회로는 슈미트 회로, 적분기, BJT 스위치로 구성된다. 적분기 출력이 슈미트 회로의 문턱 전압을 넘으면 BJT 스위치가 on/off되어 적분기 출력...2025.01.04
-
에너지변환실험 A+레포트_555타이머2025.01.131. 555 타이머 IC 555 타이머 IC는 복잡한 회로를 구성하는 8핀 IC 칩으로, 주기적으로 신호를 계속 준다. 555 타이머를 사용하면 회로의 안전성을 높일 수 있다. 555 타이머의 내부 회로와 비안정 멀티바이브레이터 동작 특성을 이해할 수 있다. 2. 비안정 멀티바이브레이터 555 타이머를 이용한 비안정 멀티바이브레이터 회로에서 커패시터 전압 v_c에 따라 비교기 출력과 SR 플립플롭 출력이 결정된다. 커패시터 전압이 {V_cc}/3 미만일 때 SR 출력이 Low가 되어 트랜지스터가 차단되고 커패시터가 충전을 시작한다....2025.01.13
-
중앙대학교 아날로그및디지털회로설계실습 6차 예비보고서2025.01.041. 위상 제어 루프(PLL) 위상 제어 루프는 전압 제어 발진기의 출력 위상을 입력 신호의 위상과 비교하여 두 신호의 위상차이를 가지고 전압 제어 발진기를 제어하는 피드백 시스템입니다. PLL의 3개 기본 요소는 위상 검출기, 루프 필터, 가변 발진기(전압 제어 발진기)입니다. 위상 검출기는 Reference voltage와 VCO의 출력 전압을 비교하여 위상 차이에 해당하는 파형을 출력하며, 실험에서는 XOR 게이트를 사용하여 구현하였습니다. 루프 필터는 RC를 이용한 1차 LPF로, 위상 검출기 출력의 평균값을 DC 전압으로 ...2025.01.04
-
[A+] 중앙대학교 아날로그 및 디지털 회로 설계실습 예비보고서 5. 전압제어 발진기2025.04.291. 슈미츠 회로의 특성 실험에 사용될 IC의 datasheet를 참조하여 중요한 전기적 특성을 확인하였습니다. 슈미츠 회로의 특성을 이해하고 PSPICE를 이용하여 슈미츠 트리거 회로를 설계하였습니다. 이를 통해 출력 파형의 특성을 확인하였습니다. 2. 전압제어 발진기의 설계 전압제어 발진기를 설계하고 출력 파형을 관찰하였습니다. 입력 전압 Vc의 변화에 따른 출력 주파수의 변화를 확인하였고, 이를 그래프로 나타내었습니다. 또한 중심 주파수가 2kHz가 되도록 회로의 C1 값을 설계하였습니다. 3. 슈미츠 회로의 저항비와 Capa...2025.04.29
-
아날로그및디지털회로설계실습 (예비)설계실습 5. 전압제어발진기 A+2025.01.291. 슈미츠 회로의 특성 실험에 사용될 IC(UA741)의 데이터시트를 참조하여 중요한 전기적 특성을 확인하였습니다. 주요 특성으로는 공급전압 범위, 입력전압 범위, 입력 오프셋 전압, 이득대역폭 곱, 출력전압 스윙 범위, 입력 저항 등이 있습니다. 이러한 특성을 고려하여 실험 설계를 해야 합니다. 2. 슈미츠 트리거 회로 설계 PSPICE 시뮬레이션을 통해 Vdd=+5V, Vth=2.5V인 슈미츠 트리거 회로를 설계하였습니다. 저항 R1과 R2의 값을 계산하여 회로를 구현하였고, DC sweep 시뮬레이션 결과 Vth가 2.5V인...2025.01.29
-
중앙대학교 아날로그 및 디지털 회로 설계 실습 5차 예비보고서2025.01.041. 전압제어 발진기(VCO) 전압제어 발진기(VCO)를 설계하고 전압을 이용한 발진 주파수의 제어를 실험으로 확인하였습니다. 슈미트 회로와 적분기 회로를 결합하여 VCO를 구현하였으며, 입력 전압 VC에 따른 출력 주파수 f의 변화를 관찰하였습니다. 시뮬레이션 결과, VC가 증가함에 따라 f도 증가하는 경향을 보였으며, 고주파 영역에서는 비선형적으로 증가하는 것을 확인하였습니다. 또한 슈미트 회로의 저항비와 커패시터 값을 변화시키면서 출력 파형을 관찰하였습니다. 1. 전압제어 발진기(VCO) 전압제어 발진기(VCO)는 전자 회로 ...2025.01.04
-
아날로그 및 디지털 회로 설계실습 결과보고서52025.01.171. 전압 제어 발진기 이번 실습에서는 적분기와 슈미트 회로 그리고 BJT를 이용하여 전압제어 발진기 회로를 설계하였다. Vc를 0.5V~4.5V까지 변화시키며 출력주파수를 확인하였다. 1.5V~2.5V 구간에서 포화하며 주파수가 약 17kHz로 수렴하는 것을 볼 수 있었고, 전압제어 발진기의 Gain을 구하면 2.67kHz/V임을 알 수 있었다. 1. 전압 제어 발진기 전압 제어 발진기(Voltage Controlled Oscillator, VCO)는 전압 입력에 따라 출력 주파수가 변화하는 전자 회로 장치입니다. VCO는 주파수...2025.01.17
-
[A+] 중앙대학교 아날로그 및 디지털 회로 설계실습 예비보고서 6. 위상 제어 루프(PLL)2025.04.291. 위상 제어 루프(PLL) 위상 제어 루프는 위상 검출기(Phase Detector), 루프 필터(Loop Filter), 전압 제어 발진기(Voltage Controlled Oscillator)로 이루어져 있습니다. 전압 제어 발전기의 출력 위상을 입력 신호의 위상과 비교하여 두 입력의 위상 차이를 가지고 전압 제어 발진기를 제어하는 피드백 시스템입니다. 위상 제어 루프는 위상을 조절할 수 있다는 특징이 있으므로 주로 통신 분야에서 사용됩니다. 2. 위상 검출기 위상 검출기(Phase Detector)는 발진기의 입력과 출력 ...2025.04.29
-
아날로그 및 디지털 회로 설계실습 예비보고서 6주차2025.01.182025.01.18
-
[예비보고서]중앙대학교 아날로그및디지털회로설계실습 위상 제어 루프(PLL)2025.05.101. 위상 제어 루프(PLL) 위상 제어루프(PLL)는 전압제어 발진기의 출력 위상을 입력 신호의 위상과 비교하여 입출력의 위상 차이를 이용하여 전압제어 발진기를 제어하는 피드백 시스템이라고 할 수 있습니다. PLL의 경우 위상 검출기, 루프 필터, 가변 발진기 이 3가지로 구성되어 있으며, 통신 분야에서 폭 넓게 사용됩니다. 2. 위상 검출기 XOR를 이용한 위상 검출기의 경우 V1과 V2의 위상 차이가 변화에 따른 Vout전압의 평균값 특성은 이론부와 같이 주기적인 파형의 주기를 갖습니다. XOR를 이용한 위상 검출기는 대부분 ...2025.05.10