총 83개
-
비교기 예비보고서2025.04.271. 연산 증폭기의 기본 동작 원리 연산 증폭기는 고 이득 전압증폭기로, 두 개의 입력단자와 한 개의 출력단자를 가지고 있다. 연산 증폭기는 두 입력단자 전압 간의 차이를 증폭하는 차동증폭기로 구성되어 있다. 연산 증폭기를 사용하면 사칙연산이 가능한 회로를 구성할 수 있으므로 '연산 증폭기'라고 부른다. 또한 연산 증폭기를 사용하여 미분기 및 적분기를 구현할 수 있다. 연산 증폭기는 일반적으로 +Vcc 및 -Vcc의 두 개의 전원이 필요하지만, 단일 전원만을 요구하는 연산 증폭기도 상용화되어 있다. 2. 이상적인 연산 증폭기의 특성...2025.04.27
-
기초회로실험 OPAMP 실험 결과보고서2025.04.291. 반전 증폭기 반전 증폭기의 전압이득을 확인하는 실험을 온라인 웹 시뮬레이션을 이용하여 진행했다. 저항 값에 따른 출력전압과 전압이득의 변화를 확인했으며, 이상적인 연산 증폭기를 사용했기 때문에 계산 값과 실험 값이 거의 일치했다. 다만 웹 시뮬레이션의 표기 한계로 인한 기기적 오차가 발생했다. 실제 소자를 이용할 경우 환경적 오차와 기기적 오차가 추가로 발생할 수 있다. 2. 비반전 증폭기 비반전 증폭기 실험 역시 온라인으로 진행되었으며, 반전 증폭기 실험과 유사한 결과를 얻었다. 이상적인 연산 증폭기를 사용했기 때문에 오차가...2025.04.29
-
OP Amp의 기초 회로 실험2025.11.141. 반전 증폭기(Inverting Amplifier) 반전 증폭기는 OP Amp의 기본 회로로, 피드백 저항 Rf와 입력 저항 Rs로 구성된다. 이상적인 OP Amp에서 출력 전압은 vo = -(Rf/Rs)vs로 표현되며, 출력 전압이 반전되고 입력에 비례한 복제라는 특징이 있다. 비례 인수인 이득은 Rf/Rs의 비율로 결정된다. 2. 비반전 증폭기(Non-inverting Amplifier) 비반전 증폭기는 신호가 비반전 입력 단자에 인가되는 회로로, 출력 전압은 vo = (1 + Rf/Rs)vg로 표현된다. 실험 결과 계산값과...2025.11.14
-
다이오드 정류회로 실험 및 특성 분석2025.11.161. 반파 정류회로(Half-Wave Rectifier) 다이오드 1개를 사용하여 입력 신호의 반주기 동안만 정류 동작을 수행하는 회로이다. 입력의 양(+) 성분은 통과하되 다이오드의 전압 강하로 인해 출력은 입력에서 약 0.5V 정도 감소하여 나타난다. 입력의 음(-) 성분은 0V로 나타나므로 효율성이 낮지만 구조가 간단하다. 캐패시터를 병렬로 연결하면 리플을 줄일 수 있다. 2. 전파 정류회로(Full-Wave Rectifier) 다이오드 4개를 사용한 브릿지 정류회로로, 입력 신호의 전주기에서 정류 동작을 수행한다. 입력 신호...2025.11.16
-
전자회로실험 과탑 A+ 예비 보고서 (실험 22 연산 증폭기 특성)2025.01.291. 연산 증폭기 특성 이번 실험에서는 연산 증폭기의 전압 이득, 입력 저항, 출력 저항, 대역폭, 옵셋 전압, 슬루율 등 기본적인 성능 파라미터들을 익히고 실험을 통해서 측정하여, 이를 바탕으로 연산 증폭기를 이용한 응용 회로를 설계할 수 있는 능력을 배양하고자 한다. 2. 연산 증폭기의 이상적인 특성 op-amp의 이상적인 조건에서는 입력 임피던스가 무한대이므로 입력 단자로 전류가 흐르지 않고, 출력 저항이 0이어서 출력 전압이 외부 부하에 영향을 받지 않는다. 또한 op-amp의 이득이 매우 크므로 입력 전압 차이가 아주 작아...2025.01.29
-
전자회로실험 과탑 A+ 결과 보고서 (실험 24 연산 증폭기 응용 회로 2)2025.01.291. 적분기 회로 적분기 회로는 입력 저항 R과 피드백 커패시터 C로 이루어진 간단한 구성으로, 입력 신호에 의해 전류가 흐르고 이 전류가 커패시터에 전하를 축적하면서 출력 전압이 변화하는 원리로 동작합니다. 입력 신호가 일정하면 출력은 선형적으로 증가하거나 감소하며, 저주파 신호에 민감하고 고주파 신호는 감쇠됩니다. 적분기 회로는 속도에서 위치를 계산하는 신호 처리, 삼각파/사인파 생성기, 저주파 필터 및 데이터 누적 계산 등에 응용됩니다. 2. 미분기 회로 미분기 회로는 입력 단자에 커패시터 C와 피드백 경로에 저항 R을 사용하...2025.01.29
-
OP-AMP 기초 특성실험 결과보고서2025.11.121. 연산증폭기(OP-AMP) 연산증폭기는 높은 이득을 가진 직결합 증폭기로, 두 개의 입력단자(반전입력, 비반전입력)와 하나의 출력단자를 가지고 있습니다. 이상적인 OP-AMP는 무한대의 입력임피던스, 0의 출력임피던스, 무한대의 이득을 특징으로 합니다. 실제 OP-AMP는 대역폭 제한, 오프셋 전압, 바이어스 전류 등의 특성을 가지며, 피드백 회로를 통해 안정적인 증폭 특성을 구현합니다. 2. OP-AMP 기초 특성 OP-AMP의 기초 특성 실험에서는 개방루프 이득, 입출력 임피던스, 주파수 응답 특성 등을 측정합니다. 개방루프...2025.11.12
-
선형 연산 증폭기 회로 실험2025.11.171. 연산증폭기 연산증폭기는 반전 입력단자와 비반전 입력단자를 가진 이득이 매우 큰 증폭기이다. 외부에 저항을 추가하여 연산증폭기의 자체 이득보다는 훨씬 작지만 외부저항만에 의해 결정되는 정확한 이득의 증폭기를 만들 수 있다. 각 입력 신호마다 원하는 크기의 전압이득을 갖도록 하면서 이들을 합하는 회로를 만들 수 있으며, 본 실험에서는 uA741 증폭기를 사용한다. 2. 반전 증폭기 연산증폭기의 기본적인 회로구조로서, 증폭기 본체의 입출력 임피던스를 각각 Ri, Ro로 하면 회로의 입출력 임피던스는 각각 R1 및 Ro/(1+AB)로...2025.11.17
-
전자공학실험 24장 연산 증폭기 응용 회로 2 A+ 예비보고서2025.01.131. 연산 증폭기 응용 회로 이 실험에서는 연산 증폭기를 이용한 응용회로를 분석하고 설계할 수 있는 능력을 배양하고자 한다. 연산 증폭기를 이용하여 비반전 증폭기, 반전 증폭기, 아날로그 전압 덧셈기 등의 피드백 회로를 구성하고, 연산 증폭기의 특성이 응용 회로에 미치는 영향을 파악한다. 2. 적분기 회로 실험회로 1([그림 24-6])과 같이 적분기 회로를 구성한다. 입력의 크기는 1V로 고정하고, 주파수를 1kHz~1MHz까지 [표 24-1]과 같이 변화시키면서 출력의 크기를 측정하여 [표 24-1]에 기록한다. 또한, [그림 ...2025.01.13
-
전자공학실험 20장 연산 증폭기 응용 회로 A+ 예비보고서2025.01.131. 연산 증폭기 응용 회로 이 실험에서는 연산 증폭기를 이용한 응용회로를 분석하고 설계할 수 있는 능력을 배양하고자 한다. 연산 증폭기를 이용하여 비반전 증폭기, 반전 증폭기, 아날로그 전압 덧셈기 등의 피드백 회로를 구성하고, 연산 증폭기의 특성이 응용 회로에 미치는 영향을 파악한다. 2. 반전 증폭기 실험회로 1과 같이 반전 증폭기를 구성하고, 입력 전압의 크기를 변화시키면서 출력 전압과 전압 이득을 측정한다. 이상적인 연산 증폭기와 실제 연산 증폭기의 경우 입력과 출력 사이의 전달 함수를 구하고, PSpice 시뮬레이션을 통...2025.01.13