
총 56개
-
중앙대학교 아날로그 및 디지털 회로 설계실습 예비보고서 7. 논리함수와 게이트2025.04.291. NAND 게이트 NAND 게이트는 AND 게이트의 출력을 NOT 게이트(inverter)의 입력으로 연결하여 하나의 단위 회로를 구성한 것이다. 진리표와 회로도를 통해 NAND 게이트의 동작을 확인하였다. NAND 게이트가 동작하는 최소 정격 전압을 찾기 위해 입력 전압을 단계적으로 변화시키며 출력을 관찰하였다. 2. NOR 게이트 NOR 게이트는 OR 게이트의 출력을 NOT 게이트(inverter)의 입력으로 연결하여 하나의 단위 회로를 구성한 것이다. 진리표와 회로도를 통해 NOR 게이트의 동작을 확인하였다. 3. XOR ...2025.04.29
-
전기및디지털회로실험 실험 M3 결과보고서2025.01.121. 숫자표시기 응용 이번 실험에서는 기존에 수행했던 숫자표시기 회로의 동작을 아두이노를 이용해 되풀이해보고, 과거 회로와 비교하여 어떤 부분을 프로그램으로 대체해 응용할 수 있는지 학습했습니다. 숫자표시기와 아날로그 회로를 구성하고, 입력된 전압 값을 소수점 첫째 자리에서 반올림한 후 숫자표시기에 표시하는 프로그램을 작성했습니다. 실험 결과 예상값과 실제값이 일치하는 것을 확인했습니다. 1. 숫자표시기 응용 숫자표시기는 다양한 분야에서 널리 사용되는 중요한 기술입니다. 이 기술은 디지털 시계, 계기판, 전자 장치 등에 활용되어 사...2025.01.12
-
아날로그 및 디지털 회로 설계 실습 (결과) - 래치와 플립플롭2025.01.291. RS 래치 PSPICE를 사용하여 RS 래치 회로를 구현하고 동작을 확인했습니다. Clk=1일 때 S, R 입력에 따라 Q, Q'의 출력이 변화하는 것을 관찰했고, Clk=0일 때는 이전 Clk=1 상태가 유지되는 것을 확인했습니다. 실험 결과는 이론적인 동작과 일치했습니다. 2. RS 플립플롭 RS 래치 회로에 TTL 7400, 7404 소자를 추가하여 RS 플립플롭을 구현하려 했습니다. 하지만 전체 회로를 연결했을 때는 정상 동작하지 않았습니다. 다만 RS 래치 부분과 그 이전 회로 부분은 각각 정상 동작했기 때문에 회로 ...2025.01.29
-
중앙대학교 아날로그및디지털회로 예비보고서62025.01.201. 위상 검출기 설계실습 계획서6-3-3에서는 XOR를 이용한 위상 검출기의 특성을 PSpice 시뮬레이션을 통해 파악하고, V1과 V2의 위상 차이 변화에 따른 Vout 전압의 평균값 특성을 확인하였습니다. 입력 A, B에 대해 위상차가 0, 0이 아닌 값, 180도일 때의 출력 Y를 분석하여 XOR 게이트가 정상적으로 동작하는 것을 확인하였습니다. 2. 위상 고정 루프 설계 설계실습 계획서6-3-4에서는 그림 6-2의 위상 고정 루프 회로를 PSpice로 설계하고, VCO, phase detector, loop filter 각...2025.01.20
-
아날로그회로실험및설계 Op-Amp 미분기 실험 보고서2025.01.241. 연산 증폭기 연산 증폭기는 구현하는 단자가 2개의 지점에서 전류가 나오기 시작하면서 이것을 증폭으로 구현하는 소자입니다. 이미터 부분에는 들어오는 전류를 전체적으로 통제하고 이를 관리하기 효율적으로 증폭을 구현하는 것에 정의를 두고 있습니다. 컬렉터 부분은 이 전류를 모아서 회로적으로 구현이 가능하게 소자의 증폭을 전달해줍니다. 그래서 이미터 부분과 컬렉터 부분의 두 지점에서 증폭이 구현되어서 연산증폭기라고 정의를 내리는 것입니다. 2. 반전 증폭기 반전 증폭기는 출력 전압이 입력에 비례한 값에 부호는 반전되어 나타나는 회로 ...2025.01.24
-
A+ 연세대학교 기초아날로그실험 5주차 결과레포트2025.05.101. Inverting amplifier 실험 결과 그림1과 같이 Inverting amplifier 회로를 빵판에 구성하였다. 저항 을 사용하였으며 저항 는 47과 150k 두가지를 사용하였다. 또한 myDAQ를 이용하여 Op-amp의 전원단자 , 에 각각 15V와 -15V를 걸어주었다. 입력 전원은 진폭 0.1V (=0.2)와 주파수 1kHz의 교류 전원으로 설정하였다. 실험 결과 매우 작은 오차율이 나왔으며 입력 파형과 출력 파형이 서로 반대인 것을 확인할 수 있었다. Bode plot 분석 결과 특정 주파수보다 커지면 gai...2025.05.10
-
실험 20_차동 증폭기 기초 실험 결과 보고서2025.04.281. 차동 증폭 회로 차동 증폭 회로(differential amplifier)는 출력이 단일한 단일 증폭 회로(single-ended amplifier)에 비하여 노이즈와 간섭에 의한 영향이 적고, 바이패스(bypass) 및 커플링(coupling) 커패시터를 사용하지 않고도 증폭 회로를 바이어싱하거나 다단 증폭기의 각 단을 용이하게 커플링할 수 있으므로, 집적회로의 제작 공정이 좀더 용이하여 널리 사용되고 있다. 2. MOSFET 차동 증폭 회로 이 실험에서는 MOSFET을 사용한 차동 쌍의 동작을 위한 기본 조건을 살펴보고 기...2025.04.28
-
아날로그및디지털회로설계실습 (예비)설계실습 1.초전형(Pyroelectric) 적외선 센서 A+2025.01.291. 초전형(Pyroelectric) 적외선 센서 초전형 적외선 센서(RE200B)는 적외선 에너지를 전기 신호로 변환하는 센서입니다. 이 센서의 출력 신호를 증폭하고 처리하기 위해 다음과 같은 회로를 설계했습니다. 1) High-Pass Filter(DC -block, 3-dB freq.=5 Hz)를 R과 C를 이용하여 설계했습니다. 2) Op-amp 반전증폭기를 2-stage로 연결하여 적외선 센서의 출력 신호를 10000배 증폭하는 회로를 설계했습니다. 3) Op-amp의 출력 신호를 이용하여 센서의 움직임 검출 신호를 LED...2025.01.29
-
아날로그 및 디지털 회로 설계 실습 결과보고서8 래치와 플립플롭2025.05.151. RS 래치 구현 및 동작 PSPICE를 활용하여 RS 래치 회로를 구현하고 동작을 확인하였다. 입력 파형을 사각파로 주었고, S는 0과 1이 10us 주기로 반복되는 파형, R은 1과 0이 10us 주기로 입력되는 파형이었다. clk 신호는 40us까지 1을 유지하다가 이후 0이 되는 신호를 입력하였다. 출력 파형은 S의 파형을 따라가다가 40us 이후 40us 시점의 값인 1로 유지하는 것을 PSPICE를 통해 확인하였고, 실제 실험에서도 동일한 결과를 얻었다. 2. Bread Board를 활용한 SR 래치 구현 및 동작 T...2025.05.15
-
[부산대 이학전자실험] 9. AD633 IC를 이용한 mulitiplier 회로2025.01.021. AD633 IC를 이용한 multiplier 회로 AD633은 기능적으로 완벽한 4 사분면 – 아날로그 배수기이다. High 임피던스, 차동 X 및 Y 입력, High 임피던스 합산 입력(Z)을 포함한다. Low 임피던스 출력 전압은 내장된 Zener에 의해 제공되는 10 full scale 이다. AD633은 full scale 의 2%로 보장 된 전체 정확도로 보정된다. Z 입력은 출력 버퍼 증폭기에 대한 액세스를 제공해 사용자가 두 개 이상의 곱셈기의 츨력을 합산하고, 승수 이득, 출력전압을 전류로 변환, 다양한 응용 프...2025.01.02