
총 54개
-
[A+보장]한양대에리카A+맞은 레포트,논리회로설계및실험2025.01.151. 반가산기 반가산기는 2진수 한자리를 덧셈하여서 Carry값과 Sum의 결과를 출력한다. 구조는 출력2개와 입력2개로 구성되어 있으므로 가산기의 기본적인 기능을 수행 가능하다. Sum은 두 Bit를 합한 것을 의미하고, Carry는 상위 비트로 올라갈 때의 자리를 올려주는 수를 의미한다. 반가산기의 진리표를 확인하고, 회로를 구현할 수 있다. 2. 전가산기 전가산기는 반가산기에서 Carry를 입력에 추가하면 전가산기의 구조가 나온다. 각각의 bit와 전의 bit에서 올라오는 Carry의 덧셈 연산이라고 불린다. Cin(Carry...2025.01.15
-
[A+보장]한양대에리카A+맞은 레포트,논리회로설계및실험, Decoder & Encoder 실험2025.01.151. 코드 코드는 컴퓨터에서 사용하는 정보들을 정해진 특정 형태로 나타내는 규칙을 의미한다. 2진 코드는 컴퓨터에서 정보를 표현하는 이산적인 양식이다. 2. 디코더 디코더는 n비트 입력 코드를 m비트 출력 코드로 변환하는 조합회로이다. 입력 코드의 각 요소를 서로 다른 출력 코드로 변환한다. 디코더는 인코더가 암호화한 정보를 해독하여 사람이 읽을 수 있도록 하는 역할을 한다. 3. 2x4 디코더 2x4 디코더는 2비트 입력 코드 a, b를 받아 4개의 출력 코드 d0, d1, d2, d3를 생성한다. NOT 게이트와 AND 게이트를...2025.01.15
-
[논리회로실험] 실험5. Decoder&Encoder 결과보고서2025.05.051. Decoder 실험 1에서는 2x4 Decoder의 회로를 구성하고 동작을 확인했습니다. Decoder는 출력보다 작은 입력을 가지며 2x4 Decoder의 경우 2비트의 입력을 가하면 4비트의 출력값이 나오게 동작합니다. 실험 결과 2비트 입력 00, 01, 10, 11이 4비트 출력 0001, 0010, 0100, 1000로 예상결과 truth table과 일치했습니다. 실험 2에서는 BCD to Decimal Decoder를 확인했는데, 이진수를 입력하면 십진수 값으로 출력해주는 역할을 합니다. 2. Encoder 실험 ...2025.05.05
-
논리회로및실험 레포트2025.01.181. AND 게이트 AND 게이트는 두 개 이상의 입력과 하나의 출력으로 구성되며, 진리표에 따라 논리곱(logical conjunction)을 구현한 것이다. 입력 A와 B가 모두 참일 때만 출력 C가 참이 된다. 2. OR 게이트 OR 게이트는 두 개 이상의 입력과 하나의 출력으로 구성되며, 진리표에 따라 논리합(logical sum)을 구현한 것이다. 입력 A 또는 B 중 하나라도 참이면 출력 C가 참이 된다. 3. XOR 게이트 XOR 게이트는 두 입력의 비동일성을 판단하는 비등가(non-equivalence) 게이트로, 두...2025.01.18
-
다음 진리표에서 출력 F를 표준형 SOP와 표준형 POS로 표현하고, SOP형으로 간략화한 불대수식으로 표현해보자2025.01.181. 진리표 진리표는 논리 회로의 동작을 표현하는 방법 중 하나로, 입력 변수의 모든 조합에 대한 출력 값을 나타낸다. 이 문제에서는 주어진 진리표의 출력 F를 표준형 SOP(Sum of Products)와 표준형 POS(Product of Sums)로 표현하고, SOP 형태로 간략화한 불대수식으로 나타내는 것이 요구되고 있다. 2. SOP(Sum of Products) SOP 형식은 논리 함수를 곱항의 합으로 표현하는 방식이다. 각 곱항은 입력 변수의 값을 AND 연산한 것이며, 이러한 곱항들을 OR 연산하여 전체 논리 함수를 나...2025.01.18
-
NAND 게이트의 활용과 논리 회로 구성2025.01.021. NAND 게이트의 특성과 활용 NAND 게이트는 논리 게이트의 하나로, 두 개의 입력 중 하나 이상이 0일 때 출력이 1이 되는 특성을 가지고 있습니다. 이러한 NAND 게이트는 다른 논리 게이트들을 구성하는 데에 매우 중요한 역할을 하며, 특히 다른 모든 논리 게이트를 구성할 수 있는 유일한 게이트로 알려져 있습니다. 이러한 이유로 많은 회로에서 NAND 게이트를 사용하는 것이 일반적이며, 두 개의 NAND 게이트를 사용하여 AND 게이트를 구성할 수 있습니다. 이는 더 복잡한 논리 회로를 구성하는 데에 필요한 기본적인 블록...2025.01.02
-
조합 논리 회로와 순차 논리회로의 비교2025.01.031. 조합 논리 회로 조합 논리 회로는 현재의 입력 상태에 따라 출력이 결정되는 회로입니다. 과거의 상태에 영향을 받지 않으며, 데이터 처리 게이트의 조합과 입력 상태에 따라 출력이 결정됩니다. 따라서 조합 논리 회로는 기억 능력을 갖고 있지 않습니다. 2. 순차 논리 회로 순차 논리 회로는 현재의 입력과 과거의 기억 소자에 기억된 입력들의 조합에 따라 출력이 결정되는 회로입니다. 순차 회로에는 논리 게이트 이외에 기억 소자인 플립플롭이 사용됩니다. 순차 회로는 동기식과 비동기식으로 구분되며, 동기식 순차 회로가 더 많이 사용됩니다...2025.01.03
-
논리회로및실험 레포트2025.01.181. NAND 게이트 NAND 게이트는 AND 게이트와 반대로 부정 논리곱을 구현한 디지털 논리 회로의 일종입니다. 두 개 이상의 입력과 하나의 출력으로 구성되며, 입력 모두가 참일 때만 출력이 거짓이 되고 나머지 경우 모두 출력이 참이 됩니다. 즉, 입력 중 하나라도 거짓 값이 있다면 출력은 참이 됩니다. 2. NOR 게이트 NOR 게이트는 OR 게이트와 반대로 부정 논리합을 구현한 디지털 논리 회로의 일종입니다. 두 개 이상의 입력과 하나의 출력으로 구성되며, 입력 모두가 거짓일 때만 출력이 참이 되고 나머지 경우 모두 출력이 ...2025.01.18
-
4주차 결과 보고서 18장 기본 논리 소자2025.05.031. AND 게이트 AND 게이트의 경우 입력 중 하나라도 0이 있으면 출력은 항상 0이다. 즉 입력이 모두 1일 때만 1을 출력하게 된다. 또한 입력의 경우 2V까지는 출력값이 5V일 때와 같은 것을 보아 꼭 입력이 서로 같아야 출력이 입력값이 나오는 것이 아니다. 또한 0.8V보다 아래일 때 갑자기 0V로 떨어지는 실험결과 AND게이트의 경우 최소 2V까지는 5V와 같은 실험결과가 나오고 최대 0.8V까지는 출력값이 나오나 그 보다 적은 입력값인 경우는 출력값이 0이 나온다는 것을 유추할 수 있다. 2. OR 게이트 OR게이트의...2025.05.03
-
[논리회로실험] 실험3. 가산기&감산기 결과보고서2025.05.051. 반가산기 반가산기는 두 개의 입력값 비트를 더해 합 S와 Co의 값이 출력되므로 입출력이 각각 2개 있다. 이때 S는 합이고 Co은 자리올림을 나타낸다. 진리표는 예비보고서의 예상 결과 값과 동일하게 나왔다. 2. 전가산기 전가산기 회로의 구성은 반가산기 두 개를 사용하고 이에 OR 게이트를 추가로 사용하였다. 반가산기와의 차이는 올림수를 처리한다는 것인데 이로인해 자리올림수 Ci가 추가됨을 알 수 있다. 진리표는 실험1과 마찬가지로 예비보고서의 결과 값과 동일하게 나왔다. 3. 반감산기 반감산기는 한 자리 2진수를 뺄셈하여 ...2025.05.05