
총 129개
-
중앙대 MOSFET 소자 특성 측정 예비보고서2025.05.051. MOSFET 소자 특성 측정 이 보고서는 MOSFET 소자의 특성을 측정하고 분석하는 내용을 다루고 있습니다. 주요 내용으로는 MOSFET의 주요 파라미터 계산, MOSFET 회로 구성 및 시뮬레이션, 측정 결과 분석 등이 포함되어 있습니다. 이를 통해 MOSFET 소자의 동작 원리와 특성을 이해하고 실험적으로 검증하는 것이 목적입니다. 1. MOSFET 소자 특성 측정 MOSFET(Metal-Oxide-Semiconductor Field-Effect Transistor)은 현대 전자 기기에서 가장 널리 사용되는 반도체 소자 ...2025.05.05
-
중앙대 전자회로 설계 실습 결과보고서2_Op Amp의 특성측정 방법 및 Integrator 설계2025.01.111. Op Amp의 특성 측정 이 실험에서는 Op Amp의 특성을 측정하고 분석하였습니다. Offset Voltage, Offset Current와 같은 Op Amp의 한계를 이해하고, Integrator 회로에서 발생하는 Slew-rate 현상을 실험적으로 측정하였습니다. 실험 결과를 이론값과 비교 분석하여 Op Amp의 내부 구조와 작동 원리에 대해 이해할 수 있었습니다. 2. Integrator 회로 설계 Integrator 회로를 설계하고 실험하였습니다. RF 값에 따른 출력 파형의 변화를 관찰하고, PSPICE 시뮬레이션 ...2025.01.11
-
중앙대 전자회로 설계 실습 예비보고서 1_Op Amp를 이용한 다양한 Amplifier 설계2025.01.111. 센서 측정 및 등가회로 센서의 출력전압을 오실로스코프로 직접 측정하여 peak to peak 전압이 200㎷이었고, 센서의 부하로 10㏀ 저항을 연결한 후 10㏀ 저항에 걸리는 전압을 측정하여 peak to peak 전압이 100㎷이었다. 이를 바탕으로 센서의 Thevenin 등가회로를 구하는 과정을 기술하고 PSPICE로 그려서 제출하였다. 또한 Function generator와 저항으로 Thevenin 등가회로를 구현하기 위해 Function generator의 출력을 설정하는 방법을 제시하였다. 2. Inverting ...2025.01.11
-
중앙대 전자회로 설계 실습 예비보고서 2_Op Amp의 특성측정 방법 및 Integrator 설계2025.01.111. Offset Voltage OP-Amp의 입력단자를 접지시키면 이상적인 경우 출력전압은 0V가 되어야 하지만, 실제 OP-Amp에는 Offset Voltage가 존재하여 출력전압이 0V가 아니다. Offset Voltage를 측정하는 방법으로는 Open Loop Gain을 이용하는 것이 부정확하므로, 실제 회로를 구성하여 출력전압을 측정하고 이를 이용하여 Offset Voltage를 계산하는 방법을 사용한다. Offset Voltage 데이터시트에는 최소값이 없는 이유는 Offset Voltage가 작을수록 좋기 때문이며, 일...2025.01.11
-
중앙대 전자회로 설계 실습 예비보고서 6_Common Emitter Amplifier 설계2025.01.111. Emitter 저항을 삽입한 Common Emitter Amplifier 설계 설계실습 6. Common Emitter Amplifier 설계에서 Emitter 저항을 사용한 Common Emitter Amplifier 회로를 설계하고자 합니다. Early effect를 무시하고 이론부의 overall voltage gain 식을 이용하여 부하저항에 최대전력이 전달되도록 부하저항을 결정하고, 이를 바탕으로 필요한 저항 값들을 계산합니다. 또한 PSPICE 시뮬레이션을 통해 출력파형을 분석하고 증폭기의 특성을 확인합니다. 2. ...2025.01.11
-
중앙대학교 전자회로설계실습 예비보고서62025.01.111. Common Emitter Amplifier 설계 이 보고서는 50Ω, 5kΩ, 12V인 경우, β=100인 NPN BJT를 사용하여 이 kΩ 단위이고 amplifier gain(Av)이 -100V/V인 증폭기를 설계, 구현, 측정, 평가하는 내용을 다루고 있습니다. 설계 과정에서 Early Effect를 무시하고 이론부의 Overall Voltage Gain 식을 사용하여 부하저항 RL에 최대전력이 전달되도록 하는 방법을 설명하고 있습니다. 또한 Emitter 저항을 사용한 Common Emitter Amplifier의 설계...2025.01.11
-
전자회로설계실습 3번 예비보고서2025.01.201. 전자회로설계실습 전자회로설계실습 과정에서 전파정류회로를 사용하여 교류전원으로부터 직류전압을 얻는 기본적인 직류전압 공급기(DC power Supply)를 설계, 구현, 측정, 평가하는 내용을 다룹니다. 이를 위해 필요한 실습준비물과 설계실습 계획서를 포함하고 있습니다. 2. 전파정류회로 전파정류회로는 교류전원을 직류전압으로 변환하는 회로입니다. 이 보고서에서는 Bridge 방식 전파정류회로에 커패시터와 부하저항을 병렬로 연결한 회로를 설계하고 분석하는 내용을 다루고 있습니다. 전압강하, 리플 전압 등의 특성을 계산하고 PSPI...2025.01.20
-
정전압 회로와 리미터2025.01.021. 전압 레귤레이터 전압 레귤레이터는 교류 전압을 직류 전압으로 전환하기 위해 사용했던 정류회로의 리플이 매우 크며 입력 전압이나 부하 저항에 따라 출력되는 전압이 크게 요동친다는 단점을 보완하기 위해 필요한 장치입니다. 또한 다양한 전압을 필요로 하는 전자기기 내에서, 정해진 전압을 일정하게 출력하기 위해 필요한 장치이기도 합니다. 전압 레귤레이터는 라인 레귤레이션 특성과 부하 레귤레이션 특성을 만족해야 합니다. PN 접합 다이오드와 제너 다이오드를 이용한 전압 레귤레이터의 동작 원리와 입력 전압 및 부하 전류 변화에 따른 출력...2025.01.02
-
전자회로실험 과탑 A+ 예비 보고서 (실험 17 능동 부하가 있는 공통 소오스 증폭기)2025.01.291. 능동 부하가 있는 공통 소오스 증폭기 이 실험에서는 능동 부하가 있는 공통 소오스 증폭기 회로를 구성하고, 전압 이득을 구하는 것이 목적이다. 능동 부하는 아날로그 증폭기에서 널리 사용되며, 간단한 공통 소오스 증폭기에 적용함으로써 특성을 정확하게 파악할 수 있다. 능동 부하가 있는 공통 소오스 증폭기는 일반 저항 대신 MOSFET을 부하로 사용하여 출력 임피던스를 크게 만들고, 높은 전압 이득을 제공한다. 이 회로는 고성능이 요구되는 증폭 회로에서 사용되며, 작은 입력 변화에도 큰 출력 증폭을 가능하게 하는 장점이 있다. 2...2025.01.29
-
전자회로실험 과탑 A+ 예비 보고서 (실험 23 연산 증폭기 응용 회로 1)2025.01.291. 비반전 증폭기 비반전 증폭기는 연산 증폭기의 비반전 단자에 입력 신호를 연결하여 신호를 증폭하는 회로입니다. 이 회로에서 입력 신호가 비반전(+) 단자로 들어가기 때문에, 출력 신호는 입력 신호와 동일한 위상을 가지며, 반전되지 않습니다. 이득은 피드백 저항과 입력 저항의 비율로 결정되며, 높은 입력 임피던스와 낮은 출력 임피던스를 가지는 특성이 있어 신호 처리에 유리합니다. 2. 반전 증폭기 반전 증폭기는 연산 증폭기의 반전(-) 단자에 입력 신호를 연결하여 신호를 증폭하는 회로입니다. 이 회로에서 출력 신호는 입력 신호와 ...2025.01.29