
총 244개
-
전기회로설계실습 8장 예비보고서2025.01.201. RL 회로의 과도응답(Transient Response) 이 보고서는 RL 회로의 과도응답을 측정하는 실험 계획을 다루고 있습니다. 주요 내용은 다음과 같습니다: 1) 시정수 10 μs인 RL 직렬 회로를 설계하고, 2) 함수 발생기 출력과 인덕터 전압을 동시에 관측하도록 회로와 오실로스코프를 연결하는 방법, 3) 함수 발생기 출력과 저항 전압을 동시에 관측하는 방법, 4) 함수 발생기 출력이 DC 오프셋이 있을 때의 예상 파형, 5) 저항 양단에 오실로스코프를 연결했을 때의 파형 예상, 6) 주기가 시정수와 같은 사각파를 R...2025.01.20
-
교류및전자회로실험 설계제안서(전압 및 전류 모니터링이 가능한 Battery 충전기)2025.01.201. 리튬이온 배터리 구조 리튬이온 배터리는 양극, 음극, 전해액, 분리막으로 구성되어 있습니다. 양극은 양극활물질, 도전재, 바인더로 이루어져 배터리의 용량과 전압을 결정하고, 음극은 음극활물질, 도전재, 바인더로 이루어져 전자를 내보내는 역할을 합니다. 전해액은 양극과 음극 간 리튬 이온의 매개체 역할을 하며, 분리막은 양극과 음극을 물리적으로 차단하는 역할을 합니다. 2. 충전방식과 C-rate 리튬이온 배터리 충전 방식에는 CC(정전류), CV(정전압), CC-CV(정전류-정전압) 방식이 있습니다. CC 방식은 일정한 전류로...2025.01.20
-
서강대학교 디지털논리회로실험 3주차 - Decoders and Encoders2025.01.201. Karnaugh Map Karnaugh map은 변수들의 조합을 표시하기 위해 변수들을 table에 배치하고 가질 수 있는 값들을 주어 모든 경우의 수를 표현하되, 변수의 상태는 1비트씩 차이가 나도록 나열 해 변수들과 함수값 사이의 관계를 표현해놓은 표다. 설계한 수식을 그대로 회로로 만들기 엔 같은 계산을 반복하게 될 수도 있어 비효율적일 수 있으므로 minimize하는 과정이 필요 한데, 이때 이 카르노맵을 통해 minimize가 가능하다. 표에서 1의 값을 가지는 요소들을 짝수 개만큼 묶어서 최소한의 sum of pro...2025.01.20
-
전기회로설계실습 3. 분압기(Voltage Divider) 설계2025.01.211. 분압기(Voltage Divider) 설계 이 실습의 목적은 부하효과(Loading Effect)를 고려한 분압기(Voltage Divider)를 설계, 제작하고 설계와 실험값을 비교, 분석하는 것입니다. 분압기 회로를 설계하고 부하 저항을 고려하여 전압과 전류를 계산하였습니다. 또한 부하가 연결되었을 때와 연결되지 않았을 때의 전압과 전류 변화를 분석하였습니다. 2. 부하효과(Loading Effect) 부하효과는 회로에 부하가 연결되면 회로의 전압과 전류가 변화하는 현상을 말합니다. 이 실습에서는 부하로 IC 칩을 연결하였...2025.01.21
-
아날로그 및 디지털회로 설계 실습 실습8_래치와 플립플롭_결과보고서2025.01.211. 래치 이번 실습에서는 논리 gate(nand, inverter)를 사용해 래치와 플립플롭의 회로를 설계하였다. 입력의 변화에 민감한 래치의 특성을 확인할 수 있었다. 래치는 주로 메모리 회로의 데이터 저장에 사용된다. 2. 플립플롭 플립플롭은 클록과 함께 들어온 입력에 민감한 특성을 가지고 있다. 플립플롭은 CPU에 사용된다. 래치와 플립플롭은 디지털 회로에서 매우 중요한 역할을 담당하고 있고 다양한 곳에서 사용되므로 그 동작 원리를 이해하고 회로를 구성할 수 있는 능력을 키우는 것이 중요하다. 3. RS 래치 실험에서 구성한...2025.01.21
-
아날로그 및 디지털회로 설계 실습 실습10_7-segment Decoder 회로 설계_예비보고서2025.01.211. 7-segment와 Decoder 7-segment와 Decoder를 이해하고 관련 회로를 설계하는 것이 이 실습의 목적입니다. 7-segment 디스플레이는 숫자 0부터 9까지를 표현할 수 있는 디스플레이 장치이며, Decoder는 이진 입력 신호를 7-segment 디스플레이에 맞는 출력 신호로 변환해주는 역할을 합니다. 이 실습에서는 7-segment/Decoder 진리표를 작성하고, Karnaugh 맵을 이용하여 간소화된 불리언식을 구한 뒤, Decoder와 7-Segment를 이용한 7-Segment 구동 회로를 설계...2025.01.21
-
아날로그 및 디지털회로 설계 실습 실습11_카운터설계_결과보고서2025.01.211. JK Flip-Flop JK Flip-Flop은 두 개의 입력신호에 따라 Logic 1(HIGH) 또는 Logic 0(LOW)값을 출력하는 소자이다. JK Flip-Flop을 이용하여 동기 방식과 비동기 방식으로 카운터를 설계하였다. 2. 동기 카운터 8진 동기 카운터의 경우 JK Flip-Flop 3개를 이용하여 각 2진 비트의 출력을 만들고, Q1의 출력을 2번 째 JK Flip-Flop의 입력으로 사용하고, Q1과 Q2의 출력을 AND 게이트의 입력으로 사용한 후 그 출력을 3번 째 JK Flip-Flop의 입력으로 사용...2025.01.21
-
전기회로설계 및 실습_설계 실습12. 수동소자의 고주파특성 측정방법의 설계_결과보고서2025.01.211. 수동소자의 고주파 특성 이 보고서는 전기회로설계 및 실습 과정의 14주차 보고서로, 수동소자인 저항, 커패시터, 인덕터를 이용하여 회로를 설계하고 고주파에서 이러한 수동소자들이 어떻게 동작하는지 이해하는 것을 목적으로 합니다. 저항, 커패시터, 인덕터는 저주파에서는 이상적인 특성을 보이지만 주파수가 높아지면 기생 성분의 영향으로 인해 특성이 변화하게 됩니다. RC 회로와 RL 회로에 대한 실험 결과를 통해 고주파 영역에서 수동소자의 동작 특성을 확인하였습니다. 2. RC 회로의 고주파 특성 RC 회로에서 저항에 걸리는 전압을 ...2025.01.21
-
디지탈공학개론_디지털 IC 계열에 대한 특성, 논리장치인 chip의 전력소모를 계산하고 가장 낮은 전력을 소모하는 것2025.01.171. IC의 소모 전력 계산 IC의 전력 소모를 계산하기 위한 계산식은 전압과 전류의 곱으로 나타낼 수 있다. 주어진 7400 Series의 디지털 IC에 대한 특성을 참조하여 각 칩의 소모 전력을 계산한 결과, 74AC00이 가장 큰 236.25[mW]이며, 74LS00이 가장 낮은 16[mW]인 것으로 나타났다. 2. IC의 소모 전력 비교 계산 결과를 바탕으로 4가지 IC를 전력 소모가 낮은 순서대로 배열하면 74LS00, 7400, 74S00, 74AC00 순이다. 따라서 본 과제에서 요구하는 가장 낮은 전력을 소모하는 IC...2025.01.17
-
아날로그 및 디지털 회로 설계실습 결과보고서72025.01.171. 논리 게이트 회로 구현 논리 게이트 소자를 이용하여 NAND, NOR, XOR 게이트 회로를 구현하고 진리표와 실험 결과를 비교하였다. NAND 게이트만을 사용하여 AND, OR, NOT 게이트의 등가회로를 구성할 수 있음을 확인하였다. 또한 NAND, NOT 게이트를 사용하여 3입력 NAND 게이트의 등가회로를 구성할 수 있음을 확인하였다. 2. 게이트 회로의 시간 지연 측정 AND 게이트와 OR 게이트를 직렬로 연결하고 구형파를 입력하여 시간 지연을 측정하였다. 게이트 개수가 증가할수록 시간 지연이 길어지는 것을 확인하였다...2025.01.17