
총 244개
-
실험 23_연산 증폭기 응용 회로 1 예비보고서2025.04.281. 비반전 증폭기 비반전 증폭기는 연산 증폭기의 전압 이득이 무한대라고 가정하면 가상 단락의 개념을 이용하여 입력 전압이 출력 전압과 같다는 것을 보여준다. 하지만 실제 연산 증폭기의 전압 이득이 무한대가 아닌 A_0의 값일 경우 전체 전압 이득은 식 (23.2)와 같이 표현할 수 있다. A_0가 크면 클수록 이상적인 값으로부터의 오차가 줄어든다. 2. 반전 증폭기 반전 증폭기는 연산 증폭기의 전압 이득이 A_0의 값일 경우 전체 전압 이득은 식 (23.2)와 같이 표현할 수 있다. 역시 A_0가 크면 클수록 이상적인 값으로부터의...2025.04.28
-
실험 05_BJT 바이어스 회로 결과보고서2025.04.281. BJT 바이어스 회로 BJT를 증폭기로 동작시키기 위해서는 적절한 DC 바이어스가 인가되어야 하며 이때의 DC 바이어스를 동작점 또는 Q점이라고 부른다. DC 바이어스는 증폭기의 전압 이득과 스윙을 결정하는 중요한 역할을 한다. 이 실험에서는 BJT를 이용한 증폭기의 DC 동작점을 잡아주기 위한 바이어스 회로에 대해 알아보고, 실험을 통하여 동작을 확인하고자 한다. 2. 실험 절차 및 결과 보고 1. 실험회로 1에서 V_BB 값이 4V, R_BB 저항값이 2kΩ, R_C는 v_o의 DC 값이 8V가 되도록 하는 저항값으로 둔다...2025.04.28
-
실험 21_차동 증폭기 심화 실험 결과보고서2025.04.281. 차동 증폭기 이 실험에서는 능동 부하를 사용한 차동 증폭기(differential amplifier)를 구성하여, 전압 이득과 CMRR을 측정하였다. 차동 증폭기의 공통 모드 및 차동 모드 전압 이득을 이론적으로 구하고, 이를 바탕으로 CMRR을 구한 후에 실험을 통하여 이 값들을 직접 구해보고, 이론치와 차이가 발생하는 이유를 분석하였다. 또한 차동 모드 입력 주파수를 바꾸면서 출력 전압의 크기를 측정하여 보드 선도를 그린 뒤, 차동 모드 증폭기의 주파수 특성을 파악하였다. 2. 능동 부하 트랜지스터를 이용한 능동 부하의 경...2025.04.28
-
[A+] 중앙대학교 전기회로 설계실습 예비보고서 4. Thevenin등가회로 설계2025.04.291. 브리지 회로 브리지 회로에서 R1에 걸리는 전압과 R2에 흐르는 전류를 nodal analysis를 통해 구하였다. R1에 걸리는 전압은 약 5V이고, R2에 흐르는 전류는 약 1A이다. 2. Thevenin 등가회로 설계 부하를 제거하고 전압원을 단락시켜 Thevenin 등가저항 Rth를 구하였다. 그리고 부하를 제거한 상태에서 양단의 전압을 측정하여 Thevenin 등가전압 Vth를 구하였다. 이를 통해 Thevenin 등가회로를 설계하였다. 3. Thevenin 등가회로 실험 Thevenin 등가저항 Rth를 측정하기 위...2025.04.29
-
중앙대 전기회로설계실습 결과보고서42025.01.171. Thevenin 등가회로 Thevenin 등가회로를 설계, 제작, 측정하여 원본 회로 및 이론값과 비교하였다. Thevenin 등가회로는 보다 적은 장비들로 같은 효과를 내는 회로를 구현할 수 있기 때문에 중요하다. 실험을 통해 Thevenin의 정리를 이해하고자 하였다. 원본 회로와 Thevenin 등가회로에서 측정한 전압과 전류 값을 비교하여 오차율이 비교적 작은 것을 확인하였다. 오차의 원인으로는 실제 사용된 저항 값을 반영하지 않은 점, 측정값 반올림 과정에서의 오차 등을 들 수 있다. 1. Thevenin 등가회로 T...2025.01.17
-
아날로그 및 디지털 회로 설계실습 결과보고서12025.01.171. 초전형 적외선 센서 초전형 적외선 센서, LED, Op-Amp의 원리를 이해하고, 센서가 인체의 움직임을 감지하였을 때 발생하는 전압의 변화를 검출할 수 있는 초전형 센서 회로를 설계하였다. 소자의 측정값을 명시하고, 회로를 구성하여 센서에 손을 대기 전과 후의 출력 결과를 관찰하였다. 증폭된 출력 신호를 측정하기 위해 여러 번 실험을 반복하였지만 원하는 결과값을 얻을 수 없었다. 두 번째 반전 증폭기 회로에 커패시터를 병렬로 연결하여 Low-pass 필터 기능을 추가하였고, 잡음 성분의 크기 변화를 관찰하였다. 3dB-fre...2025.01.17
-
아날로그 및 디지털회로 설계 실습 실습8_래치와 플립플롭_결과보고서2025.01.211. 래치 이번 실습에서는 논리 gate(nand, inverter)를 사용해 래치와 플립플롭의 회로를 설계하였다. 입력의 변화에 민감한 래치의 특성을 확인할 수 있었다. 래치는 주로 메모리 회로의 데이터 저장에 사용된다. 2. 플립플롭 플립플롭은 클록과 함께 들어온 입력에 민감한 특성을 가지고 있다. 플립플롭은 CPU에 사용된다. 래치와 플립플롭은 디지털 회로에서 매우 중요한 역할을 담당하고 있고 다양한 곳에서 사용되므로 그 동작 원리를 이해하고 회로를 구성할 수 있는 능력을 키우는 것이 중요하다. 3. RS 래치 실험에서 구성한...2025.01.21
-
서강대학교 고급전자회로실험 2주차 예비/결과레포트 (A+자료)2025.01.211. 전력증폭기 이번 실험에서는 전력증폭기 회로를 구성하고 분석하였다. 실험회로 1에서는 op amp를 이용한 반전증폭기를 구현하였고, 실험회로 2에서는 푸시풀 증폭기를 구현하였다. 실험회로 3에서는 반전증폭기와 푸시풀 증폭기를 연결한 2단 전력증폭기를 구현하였다. 각 회로의 동작 원리와 특성을 분석하고, 시뮬레이션 및 실험 결과를 비교하였다. 또한 설계 과제를 통해 원하는 특성의 전력증폭기를 직접 설계하고 구현하였다. 2. 반전증폭기 실험회로 1에서는 op amp를 이용한 반전증폭기를 구현하였다. 반전증폭기는 입력 신호의 전압을 ...2025.01.21
-
전자회로설계 및 실습2_설계 실습2. OP Amp의 특성측정 방법 및 Integrator 설계_예비보고서2025.01.221. Offset Voltage OP Amp의 offset 전압을 측정하는 방법에 대해 설명합니다. 이상적인 OP AMP에서는 두 입력단자를 접지하면 출력전압이 0V가 되지만, 실제 OP AMP에서는 내부에 offset voltage가 존재하여 출력전압이 0V가 아닙니다. 이 offset voltage를 측정하기 위해서는 이득이 100(V/V)와 1000(V/V)인 반전 증폭기를 설계하고, 두 입력단자를 접지한 상태에서 출력전압을 측정하여 계산하는 방법을 제시합니다. 또한 offset voltage를 최소화하는 방법으로 가변저항을 ...2025.01.22
-
아날로그 및 디지털 회로 설계실습 예비보고서 9주차2025.01.171. 논리함수와 게이트 아날로그 및 디지털 회로 설계실습 실험에서 여러 종류의 게이트 기능을 측정하여 실험적으로 이해하였습니다. NAND, NOR, XOR, XNOR 게이트의 회로도를 설계하고 진리표를 작성하였습니다. 또한 AND 게이트와 OR 게이트의 입출력 시간 딜레이를 측정하는 방법을 조사하고 실험 방법을 설계하였습니다. 2. NAND 게이트 특성 분석 NAND 게이트가 정상적으로 동작하기 위한 최소 정격 전압을 구하는 설계 방법을 생각하고 구체적인 단계를 서술하였습니다. 전원 공급 장치를 사용하여 Vcc를 단계적으로 변화시키...2025.01.17