
총 381개
-
전자회로설계실습 2번 결과보고서2025.01.201. Op Amp의 Offset Voltage 측정 Open loop gain 회로를 설계하여 Offset voltage를 측정한 결과, 3.2mV의 출력파형이 나왔다. Gain이 100 V/V인 Inverting Amplifier회로와 1000 V/V일 때의 출력전압을 측정하여 Offset voltage를 계산한 결과, 약 0.792 mV~0.12mV 사이의 값임을 알 수 있었다. Offset voltage의 영향을 최소화시키는 실험은 측정된 Offset voltage가 너무 작아 변인의 영향을 확인하기 어려웠다. 2. Op Am...2025.01.20
-
중앙대학교 전자회로설계실습 예비2. Op Amp의 특성측정 방법 및 Integrator 설계2025.01.271. Op Amp의 Offset Voltage 측정 Op Amp의 Offset Voltage 측정 방법에 대해 설명합니다. 이상적인 Op Amp를 사용하여 Inverting Amplifier 회로를 설계하고, 유한한 크기의 Open Loop Gain을 고려하여 Offset Voltage를 측정하는 방법을 기술합니다. 또한 Data Sheet에서 Offset Voltage의 min, typ, max 값의 의미와 Offset Voltage 조정 방법에 대해 설명합니다. 2. Op Amp의 Slew Rate 측정 Op Amp의 Slew ...2025.01.27
-
전자회로실험 과탑 A+ 예비 보고서 (실험 21 차동 증폭기 심화 실험)2025.01.291. 차동 증폭기 이 실험에서는 능동 부하를 사용한 차동 증폭기(differential amplifier)를 구성하여, 전압 이득과 CMRR을 측정하고자 한다. 주요 동작 원리는 입력 트랜지스터(M1, M2)가 차동 입력 신호를 증폭하고, 전류 거울(M3, M4)이 정전류원을 구성하며, 부하 트랜지스터(M5, M6)가 능동 부하로 작동하여 높은 출력 저항과 전압 이득을 제공한다. 이 회로는 높은 선형성과 잡음 억제 특성으로 고성능 아날로그 설계에서 필수적인 역할을 한다. 2. 공통 모드 제거비(CMRR) 차동 증폭기의 공통 모드 제...2025.01.29
-
BJT 1-Large Signal Analysis 1_결과레포트2025.01.121. BJT의 DC 특성 실험 실험을 통해 NPN BJT와 PNP BJT의 DC 특성을 확인하였다. 실험 결과, BJT의 Ic-Vce 특성이 지수함수 형태로 나타났으며, 시뮬레이션 결과와 잘 일치하는 것을 확인하였다. 또한 BJT의 베타 값을 측정한 결과, 저항 값에 따라 베타 값이 달라지는 것을 관찰하였다. 2. NPN BJT의 DC 특성 NPN BJT의 Ic-Vce 특성 실험 결과, 시뮬레이션 결과와 잘 일치하는 지수함수 형태의 특성 곡선을 얻을 수 있었다. 또한 베타 값 측정 실험에서는 저항 값에 따라 베타 값이 100에서 2...2025.01.12
-
중앙대학교 전자회로설계실습 예비보고서82025.01.111. MOSFET Current Mirror 설계 이 실습에서는 N-type MOSFET을 이용하여 특정 reference 전류가 흐를 수 있는 단일 current mirror와 cascode mirror를 설계 및 측정하여, current mirror를 이용한 전류원의 전기적 특성을 이해하는 것이 목적입니다. 단일 current mirror 설계에서는 MOSFET의 특성을 이용하여 10mA의 전류원을 설계하고, 이를 시뮬레이션으로 확인합니다. 또한 cascode current mirror 설계에서는 단일 current mirror...2025.01.11
-
중앙대학교 전자회로설계실습 예비보고서52025.01.111. BJT와 MOSFET을 이용한 스위치 회로 설계 이 예비 보고서는 BJT와 MOSFET을 사용하여 TTL 레벨의 전압(5V)으로 동작하는 RTL 스위치 회로를 설계하고 구현하는 내용을 다루고 있습니다. 주요 내용으로는 BJT를 이용한 LED 구동 회로 설계, MOSFET을 이용한 LED 구동 회로 설계, 그리고 구동 회로 측정 방법 등이 포함되어 있습니다. 이를 통해 BJT와 MOSFET의 스위칭 특성을 이해하고 실제 회로 설계에 적용하는 방법을 학습할 수 있습니다. 1. BJT와 MOSFET을 이용한 스위치 회로 설계 BJT...2025.01.11
-
전자회로실험_A+레포트_Diode Clamper & Filter2025.01.131. 다이오드 클램퍼 회로 다이오드 클램퍼 회로는 입력 신호 파형을 변화시키지 않고 일정한 레벨로 고정시키는 회로이다. 다이오드, 캐패시터, 저항이 회로에 필요하며, 캐패시터 양단의 전압이 최댓값으로 유지될 수 있도록 충분한 충전시간이 필요하다. 양의 클램퍼는 입력신호 전압에 직류 전압을 더하여 그 레벨에 고정하고, 음의 클램퍼 회로는 캐패시터 양단에 Vp(in)-0.7V만큼이 충전된다. 2. 바이어스 클램퍼 회로 바이어스 클램퍼 회로는 다이오드 클램퍼 회로에 DC 전압이 추가된 회로이다. 다이오드 방향을 바꾸어 주면서 DC 전압을...2025.01.13
-
서강대학교 22년도 전자회로실험 9주차 결과레포트2025.01.131. MOSFET 특성 및 바이어스 회로 MOSFET은 p-type substrate 위에 n+의 source, drain단자를 구성하고, 채널과 oxide로 분리되어있는 Gate를 이용해 channel에 전류가 흐르는 것을 조절하는 3 terminal device이다. NMOS의 ID – VDC 특성에서 VG가 threshold voltage Vth보다 크다면, n-channel이 형성되어 드레인과 소스 사이에 전류가 흐를 수 있다. 이때 VDS에 따라 MOS의 동작 영역이 triode region과 saturation regio...2025.01.13
-
AM Radio Receiver 실험설계 결과보고서2025.01.041. AM 복조 회로 AM 복조는 Envelope Detector, Buffer Amp, Attenuator, Push-Pull Amp로 구성됩니다. Envelope Detector는 수신 신호의 포락선을 검출하는 복조 방식으로, 수신 신호를 정류하고 저역 필터를 통해 포락선을 재생합니다. Buffer Amp는 각 회로 간 신호 레벨을 맞추기 위한 증폭기이며, Attenuator는 입력 신호를 원하는 레벨로 낮추는 역할을 합니다. Push-Pull Amp는 상보형 구조로 구성되어 전체 주기의 신호를 얻을 수 있습니다. 2. 증폭기 ...2025.01.04
-
[A+]전자회로설계실습 예비보고서 82025.01.041. N-Type MOSFET을 이용한 Current Mirror 설계 이 보고서의 목적은 N-Type MOSFET을 사용하여 단일 Current Mirror와 Cascode Current Mirror를 설계하고 측정하여 current mirror를 이용한 전류원의 전기적 특성을 이해하는 것입니다. 보고서에는 Current Source 회로 설계를 위한 2N7000 MOSFET의 특성 분석, IREF = 10 mA인 전류원 설계를 위한 VGS 및 R1 값 계산 등의 내용이 포함되어 있습니다. 1. N-Type MOSFET을 이용한 ...2025.01.04