
총 381개
-
핵심이 보이는 전자회로실험 BJT 공통이미터 증폭기2025.05.161. NPN형 BJT 공통이미터 증폭기 NPN형 BJT 공통이미터 증폭기의 동작 특성을 시뮬레이션과 실험을 통해 분석하였습니다. 시뮬레이션 결과와 측정 결과를 비교하여 전압이득을 계산하고 그래프로 나타내었습니다. 부하저항 RL이 증가하면 얻을 수 있는 전압이득이 많아지는 것을 확인하였습니다. 2. PNP형 BJT 공통이미터 증폭기 PNP형 BJT 공통이미터 증폭기의 동작 특성을 시뮬레이션과 실험을 통해 분석하였습니다. 시뮬레이션 결과와 측정 결과를 비교하여 전압이득을 계산하고 그래프로 나타내었습니다. 부하저항 RL이 증가하면 얻을 ...2025.05.16
-
전자회로(개정4판) - 생능출판, 김동식 지음 / 4장 연습문제 풀이2025.01.021. 바이폴라 접합 트랜지스터의 포화 및 차단 특성 1. 트랜지스터가 포화되기 위해서는 베이스-에미터 전압이 일정 값 이상이 되어야 한다. 포화가 되기 위한 베이스-에미터 전압의 최소값은 약 0.7V이다. 2. 트랜지스터가 차단되기 위해서는 베이스-에미터 전압이 0.7V 미만이 되어야 한다. 3. 트랜지스터의 포화 및 차단 특성을 분석하기 위해 KVL(Kirchhoff's Voltage Law)을 적용하여 관련 수식을 도출할 수 있다. 2. 트랜지스터의 등가 회로 및 파라미터 계산 4. 트랜지스터의 등가 회로를 이용하여 컬렉터-에미...2025.01.02
-
공통 게이트 증폭기 실험 결과 보고서2025.01.021. 공통 게이트 증폭기 공통 게이트 증폭기는 낮은 입력 저항으로 인해 매우 제한적인 응용을 갖게 된다. 때문에 공통 게이트 증폭기는 낮은 입력 임피던스를 높은 출력 임피던스로 증폭, 혹은 낮은 저항을 가지는 신호원에서 발생하는 고주파 신호를 증폭시키는 데 주로 사용된다. 전압 이득이 크지만 전압 증폭기로 널리 사용되지 않는 이유는 낮은 입력 임피던스 때문이다. 1. 공통 게이트 증폭기 공통 게이트 증폭기는 전자 회로 설계에서 중요한 역할을 합니다. 이 증폭기는 입력 신호를 증폭하여 출력 신호를 생성하는 기능을 수행합니다. 공통 게...2025.01.02
-
[기계공학실험]수동형 신호 조화 회로 실험2025.05.111. 수동형 신호 조화 회로 본 실험에서는 수동 소자만을 사용하여 구성 가능한 High Pass Filter (혹은 미분기)와 Low Pass Filter (혹은 적분기)의 기본적인 원리를 이해하고, 회로 구성을 통해 각 필터의 특성을 직접 경험한다. 또한, 본 실험에 사용되는 주요 기기들의 사용법을 익힌다. 2. 키르히호프 법칙 키르히호프 제 1법칙(전류 법칙)은 전하가 접합점에서 저절로 생기거나 없어지지 않는다는 전하보존법칙에 근거를 둔다. 키르히호프 제 2법칙(전압 법칙)은 에너지 보존법칙에 근거를 둔다. 3. High Pas...2025.05.11
-
숫자표시기와 응용2024.12.311. 7-세그먼트 표시기(7-segment display) 7-세그먼트 표시기는 일곱 개의 발광다이오드(LED)로 이루어져 있으며, 이 중 어느 LED가 켜지느냐에 따라 0~9까지의 숫자가 표시됩니다. 이 표시기는 공통캐소드형과 공통아노드형으로 나뉘며, 각각 부논리와 정논리로 동작합니다. 적절한 저항값을 사용하여 LED에 충분한 전류를 공급해야 합니다. 2. 7-세그먼트 디코더/구동기(7-segment decoder/driver) 7-세그먼트 디코더/구동기는 BCD 코드를 입력받아 7-세그먼트 표시기의 LED를 적절히 켜주는 IC입...2024.12.31
-
옴의 법칙 실험 결과보고서2024.12.311. 옴의 법칙 실험을 통해 탄소저항이 옴의 법칙을 만족하는지, 다이오드가 옴의 법칙을 만족하는지를 확인하였다. 탄소저항의 경우 표시저항과 실험을 통해 얻은 저항 값의 오차율이 약 1.667%와 5.4%로 옴의 법칙을 만족하는 것으로 나타났다. 반면 다이오드의 경우 전압-전류 그래프가 직선이 아니며 역방향 전압에서 전류가 흐르지 않는 등 옴의 법칙을 만족하지 않는 것으로 확인되었다. 다이오드는 순방향 전압이 가해질 때 전류가 급격히 증가하며 각 다이오드마다 동작 전압이 다른 것으로 나타났다. 1. 옴의 법칙 옴의 법칙은 전기 회로에...2024.12.31
-
전자회로(개정4판) - 생능출판, 김동식 지음 / 13장 연습문제 풀이2025.01.021. 위상 선행-지연회로 위상 선행-지연회로에서 입력전압과 출력전압의 크기의 비는 공진주파수에서 1/√2가 된다. 따라서 출력전압의 실효치는 입력전압의 실효치의 1/√2배가 된다. 위상 선행-지연회로의 공진주파수 ω0는 다음과 같이 주어진다: ω0 ≅ 1/√(RC) 2. 빈브리지 발진기 빈브리지 발진기는 비반전 증폭기의 전압분배회로에 저항 R과 병렬로 연결된 2개의 제너다이오드 회로가 추가된 구조이다. 제너다이오드가 도통되면 폐루프 이득이 3이 되어 발진조건을 만족하게 된다. 빈브리지 발진기의 발진주파수는 다음과 같이 계산된다: ω...2025.01.02
-
전자회로실험 결과보고서 - 전류원 및 전류거울2025.01.021. 전류거울 전류 거울에서 전류 오차가 생기는 원인은 MOSFET의 문턱 전압, 이동도 등과 같은 제조 공정의 편차와 외부 환경으로 인한 것이다. 또한 채널 길이 모듈레이션, 접촉 저항, 전류 거울의 내부 임피던스, 전류 센서의 정밀도 등 다양한 요인으로 인해 전류 오차가 발생할 수 있다. 2. 전류원 전류원의 출력 저항이 낮을수록 전류의 정확도가 향상될 가능성이 높다. 전류원은 출력 저항이 커 부하 저항 대용으로 사용되는데, 공통 소오스 증폭기에 흐르는 입력 전압에 비례한 소신호 전류가 부하 저항으로 인하여 출력 전압으로 변환되...2025.01.02
-
[전자회로응용] Two stage CS amplifier circuit 결과레포트 (만점)2025.01.281. Two stage CS amplifier circuit 이 실험에서는 Two stage CS amplifier circuit을 구현하고 이론적으로 계산한 전압이득과 시뮬레이션 및 측정값을 비교하는 것이 목표입니다. 1단 CS 증폭기의 전압이득은 -gm*RL/(1+gm*RL)이고, 2단 CS 증폭기의 전압이득은 -gm*RL/(1+gm*RL)입니다. 따라서 전체 전압이득은 1단과 2단의 전압이득을 곱한 값이 됩니다. Multisim과 MyDAQ을 사용하여 회로를 구성하고 Oscilloscope로 입출력 파형을 확인하여 이론값과 비...2025.01.28
-
[전자회로응용] Multistage Amplifier Circuit 결과레포트 (만점)2025.01.281. Multistage Amplifier Circuit 이 실험에서는 Multistage Amplifier Circuit을 구현하고 분석하였습니다. 주요 목표는 오실로스코프를 사용하여 파형을 확인하고, 출력신호의 clipping 메커니즘과 이를 방지하기 위한 조건을 분석하는 것이었습니다. 또한 Swamped Amp를 사용한 이유와 이론적 계산, 시뮬레이션, 측정 결과를 비교 분석하고 전압이득을 dB 스케일로 표시하는 것이었습니다. 1. Multistage Amplifier Circuit A multistage amplifier c...2025.01.28