
총 416개
-
중앙대학교 전자회로설계실습 예비5. BJT와 MOSFET을 사용한 구동(Switch)회로 A+2025.01.271. BJT와 MOSFET을 사용한 구동(Switch)회로 설계 이 자료는 BJT와 MOSFET을 사용한 구동(Switch) 회로 설계에 대해 설명하고 있습니다. 주요 내용은 다음과 같습니다: 1. BJT를 사용한 LED 구동 회로 설계: BJT 2N3904를 사용하여 BL-B4531 LED를 구동하는 회로를 설계하는 방법을 설명합니다. 이때 BJT가 완벽하게 saturation 영역에서 동작하도록 하기 위한 조건을 제시합니다. 2. MOSFET을 사용한 LED 구동 회로 설계: 2N7000 MOSFET을 사용하여 BL-B453...2025.01.27
-
전자회로실험 과탑 A+ 결과 보고서 (실험 20 차동 증폭기 기초 실험)2025.01.291. 정전류원 회로 정전류원 회로는 일정한 전류를 제공하는 회로로, 주로 전류 제어 및 안정적인 전류 공급이 요구되는 응용에서 사용된다. 이 회로는 MOSFET의 전류 제어 특성과 전류 거울 원리를 사용하여 기준 전류를 설정하고, 이를 기반으로 일정한 부하 전류를 제공한다. 2. 차동 증폭기 회로 차동 증폭기는 두 입력 신호의 차이를 증폭하는 회로로, 높은 입력 저항과 낮은 출력 저항을 가지며 잡음 제거와 신호 증폭에서 중요한 역할을 한다. 이 회로는 입력 신호의 차이를 증폭하고 공통 모드 신호를 억제하여 신호 품질을 향상시킨다. ...2025.01.29
-
[전자공학응용실험]3주차_1차실험_실험11 공통 소오스 증폭기_예비레포트_A+2025.01.291. 공통 소오스 증폭기 공통 소오스 증폭기의 동작 원리와 특성을 설명하고 있습니다. 입력 전압에 따른 MOSFET의 동작 영역(차단, 포화, 트라이오드)과 각 영역에서의 드레인 전류 및 출력 전압 특성을 수식으로 표현하고 있습니다. 또한 MOSFET의 소신호 등가회로를 이용하여 트랜스컨덕턴스와 출력 저항을 구하는 방법을 설명하고 있습니다. 2. MOSFET 소신호 등가회로 MOSFET을 선형적인 증폭기로 동작시키기 위해 DC 바이어스 전압과 소신호 전압을 동시에 인가하는 방법을 설명하고 있습니다. 이를 통해 MOSFET의 소신호 ...2025.01.29
-
아날로그 및 디지털회로 설계 실습 실습11_카운터설계_결과보고서2025.01.211. JK Flip-Flop JK Flip-Flop은 두 개의 입력신호에 따라 Logic 1(HIGH) 또는 Logic 0(LOW)값을 출력하는 소자이다. JK Flip-Flop을 이용하여 동기 방식과 비동기 방식으로 카운터를 설계하였다. 2. 동기 카운터 8진 동기 카운터의 경우 JK Flip-Flop 3개를 이용하여 각 2진 비트의 출력을 만들고, Q1의 출력을 2번 째 JK Flip-Flop의 입력으로 사용하고, Q1과 Q2의 출력을 AND 게이트의 입력으로 사용한 후 그 출력을 3번 째 JK Flip-Flop의 입력으로 사용...2025.01.21
-
[중앙대학교 3학년 1학기 전자회로설계실습] 예비보고서2 구매 시 절대 후회 없음(A+자료)2025.05.141. Op Amp의 특성측정 방법 Op Amp의 offset 전압과 slew rate를 측정하는 회로를 설계, 구현, 측정, 평가하였습니다. Offset voltage 측정 방법으로 이상적인 Op-Amp를 사용하여 100 Hz에서 Gain이 100 (V/V), 1000 (V/V)인 Inverting Amplifier를 설계하고, 유한한 크기의 open loop gain을 고려하여 이득을 구하는 수식을 제출하였습니다. 또한 Non-inverting amplifier의 gain을 이용하여 offset voltage를 측정하는 방법을 기...2025.05.14
-
Thevenin & Norton 정리 / 중첩의 원리 & 가역 정리 예비 보고서2025.04.271. Thevenin 정리 Thevenin 정리는 복잡한 회로를 간단한 등가회로로 변환할 수 있는 방법이다. 실험 결과에 따르면, Thevenin 등가회로의 전압과 전류가 원래 회로의 전압과 전류와 거의 일치하는 것을 확인할 수 있었다. 이를 통해 Thevenin 정리가 성립함을 알 수 있다. 2. Norton 정리 Norton 정리는 Thevenin 정리와 유사하게 복잡한 회로를 간단한 등가회로로 변환할 수 있는 방법이다. 실험 결과에 따르면, Norton 등가회로의 전류가 원래 회로의 전류와 거의 일치하는 것을 확인할 수 있었다...2025.04.27
-
BJT와 MOSFET을 사용한 구동(switch)회로 예비보고서2025.04.271. BJT와 MOSFET을 이용한 RTL switch 회로 설계 및 구현 이 보고서는 BJT와 MOSFET을 이용하여 TTL 레벨의 전압(5V)으로 동작하는 RTL switch 회로를 설계하고 구현하여 relay 또는 LED를 구동하고 그 동작을 측정 및 평가하는 것을 목적으로 합니다. 실습에 필요한 준비물과 회로 설계 과정, 측정 방법 등이 자세히 설명되어 있습니다. 1. BJT와 MOSFET을 이용한 RTL switch 회로 설계 및 구현 BJT(Bipolar Junction Transistor)와 MOSFET(Metal-Ox...2025.04.27
-
[중앙대학교 2학년 2학기 전기회로설계실습] 예비보고서4 구매 시 절대 후회 없음(A+자료)2025.04.281. Thevenin 등가회로 설계 이 보고서는 전기회로 설계 및 실습 과목의 예비보고서 4에 대한 내용입니다. 이 실습에서는 Thevenin 등가회로를 설계, 제작, 측정하여 원본 회로 및 이론값과 비교하는 것이 목적입니다. 보고서에는 브리지 회로에서 부하 저항 RL에 걸리는 전압과 전류를 계산하는 방법, Thevenin 등가회로의 이론적 계산 방법, Thevenin 등가회로의 실험적 측정 방법, 부하가 포함된 Thevenin 등가회로 회로도 등이 자세히 설명되어 있습니다. 1. Thevenin 등가회로 설계 Thevenin 등가...2025.04.28
-
[중앙대학교 2학년 2학기 전기회로설계실습] 예비보고서9 구매 시 절대 후회 없음(A+자료)2025.04.281. LPF 설계 RC 필터를 사용하여 cutoff frequency가 15.92kHz인 LPF를 설계하였다. 커패시터 값은 10nF이고, 저항 값은 1kΩ으로 계산되었다. 이 LPF의 전달함수 크기와 위상을 0~100kHz 주파수 범위에서 그래프로 나타내었다. 또한 10kHz 정현파 입력에 대한 출력 크기와 위상을 계산하고 실험으로 확인하였다. 2. HPF 설계 인덕터 10mH와 저항을 직렬로 연결하여 cutoff frequency가 15.92kHz인 HPF를 설계하였다. 저항 값은 1kΩ으로 계산되었다. 이 HPF의 전달함수 크...2025.04.28
-
RLC 실험 보고서 (A+)2025.01.241. RLC 회로 RLC 회로는 저항(R), 인덕터(L), 커패시터(C)로 이루어진 회로를 말한다. 인덕터는 전류의 변화량에 비례하여 전압을 유도하는 고리 모양의 얇은 금속 선으로 이루어진 코일이며, 전류가 흐르지 않을 때 자기장을 0으로 유지하다가 전류가 흐르게 되면 자기장이 발생하게 된다. 커패시터는 금속판 사이에 유전체가 끼어있는 형태를 가지고 있으며, 전원이 켜지고 전류가 흐를 때 양쪽 금속판에 (+)전하와 (-)전하가 생기면서 전기에너지가 생기게 된다. 2. 임피던스 임피던스는 교류의 흐름을 방해하는 정도를 나타내며, 직류...2025.01.24