
총 160개
-
기초회로실험 KVL 실험 결과보고서2025.04.291. Kirchhoff's Voltage Law (KVL) Kirchhoff's Voltage Law (KVL)은 폐회로 내의 기전력의 합과 전압 강하의 대수합이 같다는 법칙입니다. 이 실험에서는 단일 전압원과 다중 전압원 회로에서 KVL을 확인하였습니다. 단일 전압원 회로에서는 온라인 시뮬레이션을 통해 KVL을 확인하였고, 다중 전압원 회로에서는 각 저항과 전압원의 전압을 측정하여 KVL 식을 세우고 확인하였습니다. 온라인 실험으로 진행되어 오차가 거의 없었지만, 실제 실험에서는 환경적 요인과 기기적 오차가 발생할 수 있음을 확인...2025.04.29
-
Oscilloscope와 Function Generator 사용법 결과보고서 (보고서 점수 만점/A+)2025.04.251. Oscilloscope 사용법 보고서에서는 Oscilloscope를 사용하여 sine 파, 삼각파, 사각파 등 다양한 파형을 관찰하고 측정하는 방법을 설명하고 있습니다. 특히 저항 값에 따른 전압 변화를 그래프로 도식화하여 보여주고 있습니다. 2. Function Generator 사용법 보고서에서는 Function Generator를 사용하여 trigger level 설정에 따른 sine 파의 위상차 변화를 관찰하고 설명하고 있습니다. 또한 위상차로 인해 리사쥬 패턴이 기울어지는 현상을 보여주고 있습니다. 1. Oscillo...2025.04.25
-
전기회로설계실습 실습4 예비보고서2025.01.201. Thevenin 등가회로 설계 Thevenin 등가회로를 설계, 제작, 측정하여 원본 회로 및 이론값과 비교하는 것이 이 실습의 목적입니다. 브리지 회로에서 부하 저항 RL에 걸리는 전압과 전류를 이론적으로 계산하고, Thevenin 등가회로의 Vth와 Rth를 구한 뒤 실험적으로 검증하는 내용이 포함되어 있습니다. 1. Thevenin 등가회로 설계 Thevenin 등가회로 설계는 전기 회로 분석에 있어 매우 중요한 개념입니다. Thevenin 등가회로는 복잡한 회로를 간단한 등가 회로로 변환할 수 있게 해줌으로써 회로 분석...2025.01.20
-
테브난 정리 실험2025.05.161. 테브난 정리 테브난 정리(Thevenin's Theorem)는 복잡한 회로의 전압/전류를 쉽게 구할 수 있는 방법입니다. 전원이 포함된 회로망을 등가전압과 직렬 연결된 등가저항 형태의 등가회로로 만들 수 있습니다. 이를 위해 전류 또는 전압을 구하려는 연결점이나 부품을 개방된 단자로 만들고, 단자 간에 나타나는 전압을 등가전압(VTh)으로, 전원을 제거하고 단자 쪽에서 바라본 저항을 등가저항(RTh)으로 구합니다. 이렇게 구한 VTh와 RTh를 직렬로 연결하여 테브난 등가회로를 만들 수 있습니다. 2. 테브난 정리 실험 이 실...2025.05.16
-
아주대학교 기초전기실험 A+ 결과보고서 Ch. 15 (DC)2025.05.031. IEEE 윤리헌장 IEEE 윤리헌장의 정신에 입각하여 보고서를 작성하였음을 서약하고 있습니다. 이 헌장은 IEEE 회원들이 기술이 삶의 질에 미치는 중요성을 인식하고, 전문직으로서의 의무와 책임을 받아들이는 것을 담고 있습니다. 2. RC 회로 특성 분석 RC 회로에서 저항과 커패시터의 특성을 분석하였습니다. 회로 구성, 전압 측정, 시간 상수 계산 등을 통해 RC 회로의 동작을 이해하고 실험 결과와 이론값을 비교하였습니다. 일부 오차가 발생한 것은 저항에서의 열 손실과 전압 측정 시 사람의 반응 시간 등이 원인으로 분석되었습...2025.05.03
-
아날로그 및 디지털 회로 설계실습 결과보고서92025.01.171. 전가산기 회로 설계 이번 실험에서는 2-level 로직 회로와 XOR 게이트를 이용한 전가산기 회로를 설계하고 구현하였다. 입출력 단자의 전압을 측정하여 이론값과 일치하는지 확인하였고, LED를 활용하여 시각적으로 결과를 확인할 수 있었다. 또한 2-bit 전가산기 회로를 설계하여 병렬로 연결하여 전체 회로가 정상 작동하는지 확인하였다. 회로 구현 시 LED 소자 오류와 전압 강하 등의 문제가 있었지만, 전반적으로 설계 실습이 원활하게 진행되었다고 평가할 수 있다. 1. 전가산기 회로 설계 전가산기 회로 설계는 디지털 회로 설...2025.01.17
-
[A+]floyd 회로이론 예비레포트_18 정현파 측정(LTspice 시뮬레이션+분석)2025.05.131. 정현파 생성 정현파는 스프링을 이용하거나 등속도 원운동을 이용하여 생성할 수 있다. 스프링에 추를 매달아 아래로 당겼다가 놓으면 추가 규칙적으로 위아래로 움직이며 정현파를 생성한다. 또한 물체가 일정한 속도로 원운동을 하면 그 물체의 높이 변화가 정현파 형태가 된다. 2. 정현파의 특징 정현파의 특징은 주파수가 다른 정현파를 더하면 새로운 모양의 파형을 만들 수 있다는 것이다. 오실로스코프로 정현파의 주기와 주파수를 측정할 수 있으며, 함수발생기로 정현파의 진폭, 주파수, 직류성분 등을 조정할 수 있다. 3. 오실로스코프 사용...2025.05.13
-
중앙대학교 전기회로설계실습: A+ 예비보고서 8. 인덕터 및 RL회로의 과도응답2025.05.031. 인덕터 인덕터는 전류가 흐르면 자기장이 발생하는 전자 부품입니다. 만약 Function generator(+) -R - L - Function generator(-)의 순서로 회로를 연결하고 저항의 양단에 오실로스코프를 연결하면, 전압이 저항을 거쳐 오실로스코프의 GND로 모두 흐르게 됩니다. 이 경우 인덕터에는 전류가 흐르지 않게 되어, 오실로스코프는 Function generator의 전압 파형과 동일한 파형을 측정하게 됩니다. 2. RL 회로 RL 회로는 저항(R)과 인덕터(L)로 구성된 전기 회로입니다. RL 회로에서는...2025.05.03
-
[A+보고서] Floyd 회로이론실험결과레포트_ 25 직렬 RC2025.05.131. 직렬 RC 회로 이번 실험에서는 직렬 RC 회로에서 전압을 측정하여 커패시터의 용량성 리액턴스를 계산하고, 임피던스와 전압의 페이저도를 그리며, 주파수가 임피던스와 전압 페이저에 미치는 영향을 설명하였습니다. 실험 결과를 통해 전압 페이저도가 임피던스 페이저도의 양쪽 크기에 회로에 흐르는 전류를 곱함으로써 얻어진다는 사실을 알 수 있었고, 저항에 걸리는 전압과 커패시터에 걸리는 전압 모두 시뮬레이션 결과와 유사한 형태의 주파수-전압 그래프를 그려낼 수 있었습니다. 1. 직렬 RC 회로 직렬 RC 회로는 저항(R)과 축전기(C)...2025.05.13
-
[전기회로설계실습] 설계 실습 6. 계측장비 및 교류전원의 접지상태의 측정방법 설계2025.05.131. 계측장비 접지상태 측정 본 실험은 측정에 의해 DMM, Oscilloscope와 Function Generator의 접지상태, 즉 내부연결 상태와 입력저항을 유추하는 방법을 설계하고 이를 이용하여 계측장비의 정확한 사용법을 익히는데 의의가 있다. 220 V전원을 공급하는 벽면 소켓에서 각 단자 사이의 전압을 측정하여 실효값을 측정하였다. 오실로스코프의 값이 function generator에서 설정한 값의 약2.2배로 관찰되었다. 그리고 DMM의 측정 주파수의 따른 특성은 약 700 kHz에서 DC 전압의 50%가 측정되었다....2025.05.13