
총 149개
-
전자공학실험 13장 공통 게이트 증폭기 A+ 결과보고서2025.01.151. 공통 게이트 증폭기 공통 게이트 증폭기는 입력 임피던스가 작아 전류를 잘 받아들이는 특성이 있다. 이 실험에서는 공통 게이트 증폭기의 동작 원리를 살펴보고, 증폭기의 전압 이득 및 특성을 실험을 통하여 확인하고자 한다. 실험 결과 공통 게이트 증폭기의 실제 실험을 통해 측정한 전압 이득은 90으로 공통 소스 증폭기의 전압 이득에 뒤지지 않고 1보다 크기 때문에 증폭의 역할도 가능하지만, 전압 버퍼의 역할도 수행할 수 없고 입력 임피던스가 작아 전압을 받아들이기 보다는 전류를 받아들이는 용도로 많이 사용되어 증폭기로는 적합하지 ...2025.01.15
-
[전자공학응용실험]10주차_6차실험_실험 17 능동 부하가 있는 공통 소오스 증폭기_예비레포트_A+2025.01.291. 능동 부하가 있는 공통 소오스 증폭기 이 실험에서는 전류원 부하를 PMOS 트랜지스터 M2를 이용하여 구현한 공통 소오스 증폭기 회로를 구성하고, 이를 바탕으로 공통 소오소 증폭기의 전압 이득을 구하고자 합니다. 입력에 따라서 M1에 흐르는 전류와 부하에 흐르는 전류가 같아지는 출력을 구할 수 있고, 이를 통해 전달 특성 곡선을 구할 수 있습니다. 1. 능동 부하가 있는 공통 소오스 증폭기 능동 부하가 있는 공통 소오스 증폭기는 전자 회로 설계에서 널리 사용되는 중요한 회로 구조입니다. 이 증폭기는 입력 신호를 증폭하여 출력 ...2025.01.29
-
전자회로실험_A+레포트_BJT Common Emitter, Common Collector2025.01.131. NPN, PNP형 BJT 공통 이미터 증폭기 NPN, PNP형 BJT를 사용한 공통 이미터 증폭기의 회로 구성과 동작을 확인하였다. NPN형 BJT 공통 이미터 증폭기에서 동작점 전류는 IBQ 0.05 μA, ICQ 18.60 mA이고, VBEQ 1.960 V, VCEQ 12.98 V로 측정되었다. 전압이득 α는 0.99로 1에 가까운 값이 나왔다. 공통 이미터 증폭기는 부하저항이 높기 때문에 전류 증폭보다는 전압 증폭으로 사용한다. 2. NPN, PNP형 BJT 공통 컬렉터 증폭기 NPN, PNP형 BJT를 사용한 공통 컬렉...2025.01.13
-
아주대 전자회로실험 A+ 실험1 결과보고서2025.05.091. 반전 연산 증폭기 실험1에서는 반전 연산 증폭기의 전압 이득에 따라 출력 전압이 작아지고 전압 이득 역시 작아지는 것을 확인하였다. 실험 결과 gain의 오차는 대부분 1% 이하로 작은 편이었지만, 전압 이득이 20000일 때는 1.5%의 오차가 발생하였다. 이는 저항 값의 오차 때문인 것으로 분석되었다. 2. 위상차 이론적으로 반전 연산 증폭기에서 입력 전압과 출력 전압의 위상 차이는 180°가 된다. 실험 결과 위상의 이론, simulation값과 실제 값과의 상대오차는 1% 미만으로 매우 작아, 위상차가 180°인 것을 ...2025.05.09
-
전기전자공학실험-29&30.선형 연산 증폭기 회로 및 능동 필터 회로2025.04.301. 선형 연산 증폭기 회로 연산 증폭기는 반전 입력단자와 비반전 입력단자를 가진 이득이 매우 큰 증폭기이다. 이 증폭기는 외부에 저항을 추가하여 연산증폭기 자체의 이득보다는 훨씬 작지만 외부 저항 만에 의해 결정되는 이득이 정확한 증폭기를 만들 수 있다. 또, 각 입력신호마다 원하는 크기의 전압이득을 갖도록 하면서 이들을 합하는 회로를 만들 수도 있다. 2. 능동 필터 회로 연산 증폭기를 사용하여 저역통과, 고역통과 또는 대역통과 필터로 동작하는 능동필터회로를 제작할 수 있다. 필터동작은 주파수의 함수로 필터의 출력이 감쇄되는 것...2025.04.30
-
[A+, 에리카] 회로이론응용및실험레포트 10. OP Amp의 기초 회로2025.05.151. OP Amp OP Amp는 연산증폭기로서 여러 개의 트랜지스터로 구성된 차동 선형 증폭기이다. 실제 OP Amp의 이득은 상당히 크지만 그 값은 유한하며 인가한 전압보다 더 큰 출력 전압은 나올 수 없다. 또한 실제 OP Amp에서의 전압 이득은 단순한 상수가 아니고 주파수와 상관 관계를 가진다. 2. Inverting Amplifier op amp의 + 단자는 접지되어 있다. Op amp에서 + 단자와 – 단자 는 같은 전압을 유지하기 때문에 + 단자와 – 단자는 그라운드 전압 0V를 유지하고 있다. op amp로 흘러 들어...2025.05.15
-
[전자공학응용실험]3주차_2차실험_공통 소오스 증폭기_결과레포트_A+2025.01.291. 공통 소오스 증폭기 이번 실험을 통하여 공통 소오스 증폭기의 VTC와 소신호 등가회로 및 파라미터들을 알아보았으며 전압이득이 위상이 반대로 나와 (-) 부호가 붙게 된다는 것을 실험으로 알게 되었다. 실험회로 1에서 입력 전압(VGG)에 따른 출력 전압(VO)의 변화를 측정하여 공통 소오스 증폭기의 동작 영역을 확인하였고, 소신호 파라미터인 전압이득(AV), 트랜스컨덕턴스(gm), 출력 저항(ro) 등을 계산하였다. 실험회로 2에서는 입력-출력 전압 파형을 관찰하여 전압이득을 측정하였다. 실험 과정에서 전압 강하 문제로 인해 ...2025.01.29
-
[전자공학응용실험]5주차_4차실험_실험14 캐스코드 증폭기_결과레포트_A+2025.01.291. 캐스코드 증폭기 캐스코드 증폭기는 일반 소스 증폭기에 비해 더 큰 전압 이득과 더 높은 전력 저항을 가지는 장점이 있습니다. 하지만 두 개의 MOSFET을 사용해야 하므로 둘 다 바이어스를 해야 하는 단점이 있습니다. 따라서 전압 공급의 제한이 낮아집니다. 캐스코드 증폭기의 출력 저항은 M1 트랜지스터 자체의 출력 저항 ro1에 gm2ro2가 추가되어 증가합니다. PSpice에서는 VDD를 12V로 적용했지만 실험에서는 7V로 적용했고, RL 값도 PSpice에서는 10kΩ, 실험에서는 69.91kΩ으로 달랐기 때문에 전압 이...2025.01.29
-
[일반물리실험2] A+ 전자기 유도와 변압기 (결과레포트)2025.01.031. 전자기 유도와 변압기 실험을 통해 패러데이 법칙에 의한 전자기유도와 변압의 원리를 이해하고자 하였다. 변압기 장치를 사용하여 코어 구조와 코일 감은 수 변화에 따른 출력 전압 및 전압/전력 이득 변화를 측정하였다. 실험 결과 U자 형 철심에 가로대가 추가로 놓였을 때 출력 전압이 최대로 나타났으며, 두 번째 코일의 감은 수가 증가할수록 출력 전압도 증가하였다. 또한 동일한 감은 수에서 저항 값이 작을수록 전력 이득이 커짐을 확인하였다. 이를 통해 변압기의 구조와 코일 감은 수가 전자기 유도 및 변압 효율에 미치는 영향을 이해할...2025.01.03
-
응용물리회로실험 - Transistor CE2025.05.071. 공통 이미터 증폭기 공통 이미터 증폭기는 교류신호에 대하여 이미터 단자가 입력과 출력의 공통 단자 역할을 하며, 높은 전압이득 및 전류 이득을 갖게 된다. 입력과 출력에 결합 커패시터와 이미터와 접지 사이의 바이패스 커패시터로 구성되어 있다. 교류 입력신호는 베이스 단자에 결합 커패시터를 통해 연결되고, 출력신호는 컬렉터 측의 결합 커패시터를 통해 부하와 연결된다. 바이패스 커패시터는 교류입력의 동작 주파수에서 매우 작은 용량성 리액턴스 값을 갖도록 설정되어 이미터 단자를 접지시킨다. 1. 공통 이미터 증폭기 공통 이미터 증폭...2025.05.07