
총 86개
-
[일반물리실험2] A+ 전자기 유도와 변압기 (결과레포트)2025.01.031. 전자기 유도와 변압기 실험을 통해 패러데이 법칙에 의한 전자기유도와 변압의 원리를 이해하고자 하였다. 변압기 장치를 사용하여 코어 구조와 코일 감은 수 변화에 따른 출력 전압 및 전압/전력 이득 변화를 측정하였다. 실험 결과 U자 형 철심에 가로대가 추가로 놓였을 때 출력 전압이 최대로 나타났으며, 두 번째 코일의 감은 수가 증가할수록 출력 전압도 증가하였다. 또한 동일한 감은 수에서 저항 값이 작을수록 전력 이득이 커짐을 확인하였다. 이를 통해 변압기의 구조와 코일 감은 수가 전자기 유도 및 변압 효율에 미치는 영향을 이해할...2025.01.03
-
Semiconductor Op Amp 실험 보고서 (A+)2025.01.241. OP AMP(Operational Amplifier 연산 증폭기) OP AMP는 가장 큰 전압 이득을 가지며 +입력단자와 입력단자 간의 전압 차를 이용한 증폭기이다. OP AMP는 입력단자, +입력단자, 정측 전원단자, 부측 전원단자, 출력 단자 총 5개의 단자로 구성되어 있다. 2개의 입력단자 중에 입력단자에 입력 신호를 가하면 입력과는 반대되는 상태의 신호가 출력되고, +입력단자에 입력 신호를 가하면 같은 상태의 신호가 출력된다. 따라서 입력단자를 반전 입력, +입력단자를 비반전 입력이라 칭한다. 2. 반전 증폭기 반전 증...2025.01.24
-
에너지변환실험 A+레포트_차등증폭기2025.01.131. 단일입력 차동 증폭기 단일입력 차동 증폭기의 출력파형을 입력파형과 비교하고, 위상관계를 살펴본다. 서로 반대의 위상을 갖거나, 차동모드인 두 입력에 대한 차동 증폭기의 출력파형을 관찰하고, 입력파형과의 위상관계를 살펴본다. 2. 차동 증폭기의 출력파형 두 입력신호에 대한 차동 증폭기의 출력파형을 관찰한다. 3. 차동 증폭기의 전압이득 차동 증폭기의 전압이득을 확인한다. 4. 차동 증폭기의 구조 차동 증폭기는 두 개의 입력과 하나의 출력을 갖는 두 개의 트랜지스터로 구성되어 있다. 트랜지스터와 컬렉터의 부하저항으로 브리지를 구성...2025.01.13
-
전자회로실험_A+레포트_BJT Common Emitter, Common Collector2025.01.131. NPN, PNP형 BJT 공통 이미터 증폭기 NPN, PNP형 BJT를 사용한 공통 이미터 증폭기의 회로 구성과 동작을 확인하였다. NPN형 BJT 공통 이미터 증폭기에서 동작점 전류는 IBQ 0.05 μA, ICQ 18.60 mA이고, VBEQ 1.960 V, VCEQ 12.98 V로 측정되었다. 전압이득 α는 0.99로 1에 가까운 값이 나왔다. 공통 이미터 증폭기는 부하저항이 높기 때문에 전류 증폭보다는 전압 증폭으로 사용한다. 2. NPN, PNP형 BJT 공통 컬렉터 증폭기 NPN, PNP형 BJT를 사용한 공통 컬렉...2025.01.13
-
OP-AMP를 이용한 기본 증폭 실험 결과 보고서2025.01.051. OP-AMP의 정의와 특성 OP-AMP는 덧셈, 적분 등의 연산 기능을 갖는 고이득 직류 증폭기입니다. 이상적인 OP-AMP는 무한대의 전압 이득, 입력 저항, 주파수 대역폭을 가지며 오프셋 전압과 전류가 0입니다. 실제 OP-AMP는 이상적인 특성과 차이가 있지만 여전히 높은 전압 이득, 입력 저항, 넓은 주파수 대역폭을 가집니다. 2. 가상 접지 이상적인 OP-AMP에서는 입력 저항이 무한대이므로 입력단자 간 전압차가 0이 됩니다. 이를 가상 접지라고 하며, 이 개념은 OP-AMP 회로 해석에 중요한 역할을 합니다. 3. ...2025.01.05
-
전자공학실험 7장 이미터 팔로워 A+ 예비보고서2025.01.131. 이미터 팔로워 이미터 팔로워는 출력 임피던스가 작기 때문에 작은 부하 저항을 구동하는 데 많이 사용된다. 이 실험에서는 이미터 팔로워의 동작 원리를 살펴보고, 증폭기의 전압 이득 및 특성을 실험을 통하여 확인하고자 한다. 이미터 팔로워 회로에서 입력은 베이스 단자에 인가되고, 출력은 이미터 단자에서 감지된다. 컬렉터 단자가 공통이므로, 공통-컬렉터 증폭기라고 할 수 있다. 출력 신호가 입력 신호를 따라가기 때문에 '이미터 팔로워'라는 용어를 더 많이 사용한다. 또한 출력 신호의 DC 레벨이 입력 신호의 DC레벨에서 V_BE만큼...2025.01.13
-
MOSFET 증폭기 회로 예비보고서2025.01.021. MOSFET 증폭기 회로 MOSFET를 사용한 소스 접지 증폭기의 바이어스 방법과 기본적인 특성을 이해하도록 한다. n 채널 MOSFET의 구조와 동작 원리, 동작 영역에 따른 드레인 전류 특성, 소스 공통 증폭기의 구조와 특성 등을 설명하고 있다. 실험을 통해 MOSFET의 특성과 소스 공통 증폭기의 동작을 확인하고자 한다. 1. MOSFET 증폭기 회로 MOSFET(Metal-Oxide-Semiconductor Field-Effect Transistor) 증폭기 회로는 전자 회로 설계에서 매우 중요한 역할을 합니다. MOS...2025.01.02
-
전자회로실험 과탑 A+ 예비 보고서 (실험 23 연산 증폭기 응용 회로 1)2025.01.291. 비반전 증폭기 비반전 증폭기는 연산 증폭기의 비반전 단자에 입력 신호를 연결하여 신호를 증폭하는 회로입니다. 이 회로에서 입력 신호가 비반전(+) 단자로 들어가기 때문에, 출력 신호는 입력 신호와 동일한 위상을 가지며, 반전되지 않습니다. 이득은 피드백 저항과 입력 저항의 비율로 결정되며, 높은 입력 임피던스와 낮은 출력 임피던스를 가지는 특성이 있어 신호 처리에 유리합니다. 2. 반전 증폭기 반전 증폭기는 연산 증폭기의 반전(-) 단자에 입력 신호를 연결하여 신호를 증폭하는 회로입니다. 이 회로에서 출력 신호는 입력 신호와 ...2025.01.29
-
[전자공학응용실험]13주차_9차실험_실험21 차동증폭기 심화 실험_예비레포트_A+2025.01.291. 차동 증폭기 이 실험에서는 능동 부하를 사용한 차동 증폭기를 구성하여 전압 이득과 CMRR(공통 모드 제거비)를 측정하는 것이 목적입니다. 차동 증폭기는 두 개의 입력 신호의 차이를 증폭하는 회로로, 공통 모드 신호를 제거하여 원하는 차동 신호만을 증폭할 수 있습니다. CMRR은 차동 증폭기의 성능을 나타내는 지표로, 공통 모드 신호에 대한 차동 신호의 상대적인 크기를 나타냅니다. 이 실험을 통해 차동 증폭기의 동작 원리와 성능 측정 방법을 이해할 수 있습니다. 1. 차동 증폭기 차동 증폭기는 전자 회로 설계에서 매우 중요한 ...2025.01.29
-
전자회로실험 과탑 A+ 결과 보고서 (실험 14 캐스코드 증폭기)2025.01.291. 캐스코드 증폭기 캐스코드 증폭기는 입력단, 증폭단, 출력 특성으로 구성되어 있다. 입력단의 MOSFET M_1은 소스 팔로워 역할을 하며, 증폭단의 MOSFET M_2는 캐스코드 역할을 한다. 캐스코드 구조는 출력 저항을 크게 만들어 전압 이득을 향상시키며, 채널 길이 변조 효과를 최소화하여 넓은 대역폭에서 동작할 수 있다. 캐스코드 증폭기의 전압 이득은 대략적으로 A_v = g_m * R_D로 나타낼 수 있다. 2. 실험 절차 및 결과 실험에서는 V_GG 값을 변화시키며 출력 전압을 측정하였고, 트랜스컨덕턴스 g_m과 출력 ...2025.01.29