
총 63개
-
아주대학교 A+전자회로실험 실험6 예비보고서2025.05.091. 삼각파 발생회로 실험 목적은 연산 증폭기를 사용한 슈미트 트리거 회로와 적분기를 연결하여 삼각파 및 구형파 발생 회로의 동작 원리를 배우고, 실제 실험을 통해 회로를 구현하여 발진 주파수 f_o를 측정하고 계산식으로 구한 값과 비교하여 이론식을 증명하는 것입니다. 삼각파 발생 회로는 슈미트 트리거 회로와 적분회로로 구성되며, 전원을 인가하면 A1의 출력 전압은 +- V_0,sat 크기의 구형파가 되고, A2는 적분 회로이자 부궤환 회로이므로 삼각파 특성을 갖게 됩니다. 이론적으로 주기는 T_0 = 4RC(R_2/R_1)이고 주...2025.05.09
-
연산증폭기 기본 회로 결과보고서2025.04.261. 반전증폭기 실험 1에서는 반전증폭기 회로를 구성하고 입출력 파형을 관찰하였다. 입력 전압과 출력 전압의 위상이 180도 차이나며 이득이 10배인 것을 확인하였다. 또한 3dB 주파수를 측정하는 과정에서 예비보고서와 실제 실험 결과 간 차이가 큰 것을 발견하였는데, 이는 3dB 주파수 측정 방식을 제대로 이해하지 못해 발생한 것으로 판단된다. 2. 비반전증폭기 실험 2에서는 비반전증폭기 회로를 구성하고 입출력 파형을 관찰하였다. 입력 전압과 출력 전압의 위상이 같으며 이득이 10배인 것을 확인하였다. 반전증폭기와 마찬가지로 3d...2025.04.26
-
비교기 예비보고서2025.04.271. 연산 증폭기의 기본 동작 원리 연산 증폭기는 고 이득 전압증폭기로, 두 개의 입력단자와 한 개의 출력단자를 가지고 있다. 연산 증폭기는 두 입력단자 전압 간의 차이를 증폭하는 차동증폭기로 구성되어 있다. 연산 증폭기를 사용하면 사칙연산이 가능한 회로를 구성할 수 있으므로 '연산 증폭기'라고 부른다. 또한 연산 증폭기를 사용하여 미분기 및 적분기를 구현할 수 있다. 연산 증폭기는 일반적으로 +Vcc 및 -Vcc의 두 개의 전원이 필요하지만, 단일 전원만을 요구하는 연산 증폭기도 상용화되어 있다. 2. 이상적인 연산 증폭기의 특성...2025.04.27
-
전자회로실험 과탑 A+ 예비 보고서 (실험 24 연산 증폭기 응용 회로 2)2025.01.291. 적분기 회로 적분기 회로는 입력 저항 R과 피드백 커패시터 C로 이루어진 간단한 구성입니다. 입력 신호는 R을 통해 연산 증폭기의 반전 입력(-) 단자로 들어가고, 출력은 C를 통해 피드백됩니다. 입력 신호에 의해 전류가 흐르고, 이 전류는 커패시터에 전하를 축적합니다. 커패시터 전하가 시간에 따라 누적되면서 출력 전압이 변화하며, 출력 전압은 입력 전압의 적분값에 비례합니다. 적분기 회로는 입력 신호가 일정하면 출력이 선형적으로 증가하거나 감소하며, 저주파 신호에 민감하고 고주파 신호는 감쇠됩니다. 적분기 회로는 속도에서 위...2025.01.29
-
건국대학교 전기전자기초실험2 연산증폭기2 예비레포트 결과레포트2025.01.291. 전압 팔로워 회로 전기전자기초실험2 레포트 – 연산증폭기 2학번이름모의실험 1. 전압 팔로워 회로그림 1-1, 1-2의 회로를 LTspice로 구현하시오. (연산증폭기 Universal Opamp)그림 1-1 전압 분배 회로그림 1-2 전압 팔로워가 포함된 분배 회로모의실험을 위해 구성한 LTspice 회로 사진을 첨부한다. 그림 1-1 회로에서 입력 전압을 5V, 1kHz 정현파를 인가하고 입력 전압 Vin과 Vout의 전압의 파형을 도시하시오.그림 1-2 회로에서 입력 전압을 5V, 1kHz 정현파를 인가하고 입력 전압 V...2025.01.29
-
OP-Amp의 정의 및 특성과 반전증폭기2025.01.041. OP-Amp의 정의 및 특성 OP-Amp는 덧셈이나 적분 등의 연산기능을 갖게 할 수 있는 고이득의 직류 증폭기로, 연산 증폭기라고 한다. OP-Amp는 입력단, 증폭단, 출력단으로 구성되며, 이상적인 OP-Amp는 무한대의 이득, 입력 저항, 주파수 대역폭을 가지지만 실제 OP-Amp는 이보다 낮은 특성을 가진다. OP-Amp는 가산, 감산, 적분, 미분 등의 연산 회로에 사용될 수 있다. 2. 반전증폭기 반전증폭기는 OP-Amp의 반전 입력단자에 신호를 인가하여 출력 전압이 입력 전압과 반대 극성을 가지는 회로이다. 반전증...2025.01.04
-
전자공학기초실험2 결과보고서142025.01.121. 연산 증폭기 적분기 실험 이번 실험에서는 적분기 회로를 구성하고 주파수를 올렸을 때와 내렸을 때 적분기 회로로 동작하는지 반전 증폭기 회로로 동작하는지 알아보는 실험이었다. 실험 결과 절점 주파수 이상에서는 적분기로 동작하였고 절점 주파수 이하에서는 반전 증폭기로 동작하였다. 이러한 결과가 나온 이유는 주로 저주파에서 동작하는 적분기의 특성에 따라 주파수가 낮을수록 적분기에서 입력 신호가 누적되어 큰 출력을 생성하며 반전 증폭기는 일종의 고주파 통과 필터로 작용해 고주파를 차단하는 원리 때문이라고 생각한다. 실험 결과를 분석해...2025.01.12
-
전자회로실험 과탑 A+ 예비 보고서 (실험 23 연산 증폭기 응용 회로 1)2025.01.291. 비반전 증폭기 비반전 증폭기는 연산 증폭기의 비반전 단자에 입력 신호를 연결하여 신호를 증폭하는 회로입니다. 이 회로에서 입력 신호가 비반전(+) 단자로 들어가기 때문에, 출력 신호는 입력 신호와 동일한 위상을 가지며, 반전되지 않습니다. 이득은 피드백 저항과 입력 저항의 비율로 결정되며, 높은 입력 임피던스와 낮은 출력 임피던스를 가지는 특성이 있어 신호 처리에 유리합니다. 2. 반전 증폭기 반전 증폭기는 연산 증폭기의 반전(-) 단자에 입력 신호를 연결하여 신호를 증폭하는 회로입니다. 이 회로에서 출력 신호는 입력 신호와 ...2025.01.29
-
건국대학교 전기전자기초실험2 펄스폭변조회로 결과레포트2025.01.291. 레벨 쉬프트 회로 실험 1에서는 레벨 쉬프트 회로를 구성하고, 입력 전압(함수발생기)과 출력 전압(오실로스코프)을 관찰하였습니다. VDC를 0.5V와 1V로 변경하면서 출력 파형의 변화를 확인하였습니다. 2. 펄스 폭 변조 회로 실험 2에서는 펄스 폭 변조 회로를 구성하고, 삼각파 입력 전압(Vtri)과 출력 전압(Vout)을 관찰하였습니다. VREF 전압을 0.5V, 1.0V, 1.5V, 2.0V, 2.5V로 변경하면서 출력 파형의 변화를 확인하였습니다. 3. 펄스 폭 변조 회로 2 실험 3에서는 레벨 쉬프트 회로와 펄스 폭...2025.01.29
-
8주차 결과 보고서 6장 연산 증폭기와 그 용용2025.05.031. 연산 증폭기 실험 보고서에서는 연산 증폭기의 전압 이득, 입력 저항, 출력 저항 등의 특성을 측정하고 분석하였습니다. 연산 증폭기의 이상적인 특성인 무한대의 전압 이득, 무한대의 입력 저항, 0의 출력 저항 등을 확인하였습니다. 또한 반전 증폭기와 비반전 증폭기 회로를 구현하고 그 특성을 분석하였습니다. 2. 전압 이득 측정 실험에서는 다양한 입력 전압에 대한 출력 전압을 측정하여 전압 이득을 계산하였습니다. 이를 통해 연산 증폭기의 전압 이득 특성을 확인할 수 있었습니다. 3. 반전 증폭기 실험에서는 반전 증폭기 회로를 구현...2025.05.03