
총 70개
-
반도체 장치 및 설계 - 112025.05.101. PLA (Programmable Logic Array) PLA(Programmable Logic Array)의 레이아웃, 동작 원리, 구조에 대해 설명합니다. PLA 구현 절차로는 SOP(Sum of Products) 형태로 준비하고, 최소 SOP 형태로 줄이며, AND 매트릭스의 입력 연결과 OR 매트릭스의 입력 연결, 그리고 반전 매트릭스의 연결을 결정한 후 PLA를 프로그래밍하는 것을 설명합니다. 2. 유한 상태 기계 (Finite State Machine) 유한 상태 기계의 두 가지 유형인 Moore 상태 기계와 Mea...2025.05.10
-
RFIC 설계 및 실험2025.05.101. Demodulator Circuit Demodulator 회로는 필터를 사용하여 위상 왜곡을 시뮬레이션합니다. GSM 소스는 10dBm의 전력을 가지며, Butterworth 필터를 사용합니다. 입력 및 출력 변조 신호를 시뮬레이션하고 도시합니다. 2. Envelope Controller Envelope 제어기는 GSM 신호의 포락선을 제어합니다. 3. GSM 데이터 스펙트럼 GSM 데이터 스펙트럼을 도시합니다. 입력 전압(Vin) 및 출력 전압(Vout)의 dBm 값을 도시합니다. Vout의 크기와 위상을 극좌표로 도시합니다...2025.05.10
-
지적도 작업 방법 (건축 실무 내용)2025.04.281. 지적도 작성법 지번 검색을 통해 대지의 용도 및 규모를 파악할 수 있으며, 계획 시 대지 초안으로 설계를 진행할 수 있습니다. 부동산정보 통합 열람 사이트를 활용하여 기본적인 대지 정보를 확인할 수 있습니다. 2. 대지 정보 확인 대지 면적, 건물 기본 정보 등을 바탕으로 초안 계획안 작업 시 많은 도움이 됩니다. 축척을 조절하여 이미지를 저장하고 출력할 수 있습니다. 3. CAD 작업 CAD에서 대지와 도로를 선으로 표시하고, 출력된 지적도의 스케일을 확인하여 CAD에 그린 대지와 길이를 맞출 수 있습니다. 대지를 튀기는 작...2025.04.28
-
분압기(Voltage Divider) 설계 / 전기회로설계실습 예비보고서 중앙대 32025.05.021. 분압기(Voltage Divider) 설계 이 보고서는 부하효과(Loading Effect)를 고려한 분압기(Voltage Divider)를 설계, 제작하고 설계와 실험값을 비교, 분석하는 실험에 대한 내용입니다. 분압기 설계 시 전류와 전압 계산, 병렬 저항 계산 등의 과정을 다루고 있으며, 설계 목표인 정격전압 3V±10%, 정격전류 3mA±10%에서 실제 결과와의 오차를 분석하고 있습니다. 1. 분압기(Voltage Divider) 설계 분압기는 전기 회로에서 매우 중요한 역할을 합니다. 두 개의 저항을 직렬로 연결하여 ...2025.05.02
-
건축시공, VE(Value Engineering)의 모든 것2025.05.031. VE(Value Engineering)의 정의 VE는 일반적 개념은 최저의 생애주기비용으로 최상의 가치를 얻기 위한 목적으로 수행되는 프로젝트의 기능분석을 통한 대안 창출 노력으로, 여러 전문분야의 협력을 통하여 수행되는 체계적인 프로세스라고 정의할 수 있다. VE는 생애주기비용, 가치, 기능, 여러 전문분야의 협력, 체계적 프로세스 등의 개념을 포함한다. 2. VE의 발전 배경 VE(Value Engineering)의 탄생은 1947년 미국 GE사(General Electric) 마일즈(L.D.Miles)의 석면 사건이 계기...2025.05.03
-
청소년활동프로그램 개발과정에 대한 이해2025.05.131. 청소년활동프로그램 개발의 기획 및 설계 청소년활동 프로그램 개발의 기획은 프로그램 개발에서 무엇을 할 것인지, 프로그램을 왜 개발해야하는지, 개발을 통해서 내놓을 혁신적인 결과물이 무엇인지 등을 정하는 과정이다. 프로그램 기획 단계에서는 프로그램 개발팀을 구성하고, 프로그램 개발의 타당성 분석과 프로그램 운영기관 분석, 청소년 고객 맵핑, 프로그램 개발 범위 등을 수행해야 한다. 설계의 과정은 기획단계에서 확인된 교육적 요구와 필요를 기초로 하여 프로그램의 내용과 방법을 선정하고 조직하는 것을 말한다. 2. 청소년활동프로그램 ...2025.05.13
-
디지털 회로 실험 및 설계 - Multiplexer, DeMultiplexer 실험, JK Flip Flop 순차회로 실험 22025.05.161. Multiplexer (MUX) 4-to-1 MUX를 구성하고, S1과 S0의 입력신호에 따른 출력 Y를 실험한 결과, 이론값대로 잘 나왔으며 전압 레벨도 High는 4.36V, Low는 0.16V로 잘 측정되었다. 이를 통해 여러 입력 데이터 중에서 하나를 선택하는 조합 논리회로인 MUX를 잘 활용한 실험 결과였다. 2. Demultiplexer (DEMUX) 1-to-4 DEMUX를 구성하고, S1과 S0, Y의 입력상태에 따라 출력 D0~D3를 실험한 결과, 이론값대로 잘 나왔으며 전압 레벨도 High는 4.45V, Lo...2025.05.16
-
독도게스트하우스 공모전2025.01.181. 독도 여행 독도는 대한민국의 영토로, 다양한 지형과 해양 생태계를 가지고 있습니다. 독도 여행을 통해 독도의 가치와 중요성을 알릴 수 있는 기회가 될 것입니다. 독도 여행 경로, 활동, 시간 등 여행 정보를 제공하고, 독도의 자연 환경과 생태계를 소개하는 내용이 포함되어 있습니다. 2. 독도 지역 가치 독도는 다양한 지형과 해양 생태계를 가지고 있어 독특한 가치를 지니고 있습니다. 절리, 해식애, 풍화혈 등의 지형 형성과 다양한 해양 생물 서식지로서의 가치를 소개하고 있습니다. 이를 통해 독도의 자연 환경과 생태계의 중요성을 ...2025.01.18
-
서강대학교 디지털논리회로실험 6주차 - Flip-flops and registers2025.01.201. Flip-flops 실험을 통해 flip-flop의 종류와 동작 원리를 이해했습니다. SR latch, D latch, JK flip-flop, T flip-flop 등 다양한 flip-flop의 특성을 확인했고, 특히 setup time과 hold time, propagation delay 등의 개념을 배웠습니다. 이를 통해 순차 논리회로 설계 시 고려해야 할 중요한 요소들을 학습했습니다. 2. Registers 여러 개의 flip-flop을 직렬 또는 병렬로 연결하여 register를 구현하는 방법을 배웠습니다. regis...2025.01.20
-
전기회로설계실습 7. RC회로의 시정수 측정회로 및 방법설계2025.01.211. RC회로의 시정수 측정 RC회로의 시정수를 측정하는 방법을 설계하는 것이 이 실습의 목적입니다. 주어진 시정수를 갖는 RC회로를 설계하고 이를 측정하는 방법을 설계합니다. 이를 위해 DMM, 함수발생기, 오실로스코프 등의 기본 장비를 사용하며, 저항, 가변저항, 커패시터 등의 부품을 활용합니다. 회로 구성, 측정 방법, 파형 관찰 등의 내용이 포함됩니다. 1. RC회로의 시정수 측정 RC회로의 시정수 측정은 전자공학 분야에서 매우 중요한 개념입니다. 시정수는 RC회로의 과도응답 특성을 결정하는 핵심 요소로, 회로의 동적 동작을...2025.01.21