
총 16개
-
응전실1_전기기기제어용발진회로_예비보고서2025.01.131. 555 타이머 555 타이머는 1972년 처음 시판된 시간 조정용 신호 발생기 회로로 가장 널리 사용되는 소자입니다. 555 타이머의 내부 구성은 R-S 플립플롭, 두 개의 비교기, 그리고 저항 및 커패시터로 이루어져 있습니다. 이를 통해 다양한 타이밍 펄스를 발생시킬 수 있으며, 4.5~16V의 넓은 전압 범위에서 동작할 수 있습니다. R-S 플립플롭의 입출력 관계는 표 7-1과 같으며, 두 입력이 모두 제거되어도 출력이 유지되는 특징이 있습니다. 1. 555 타이머 555 타이머는 매우 유용한 전자 회로 구성 요소입니다. ...2025.01.13
-
아주대학교 A+전자회로실험 실험6 결과보고서2025.05.091. 삼각파 발생회로 이 실험의 목적은 연산증폭기를 이용한 비교기와 적분기의 동작을 기초로 한 구형파 및 삼각파 발생회로의 동작을 이해하는 것이다. 실험 결과 파형은 예상대로 V_S는 사각파, V_T는 삼각파로 나왔다. 사각파 발생회로와 적분기를 연결하여 삼각파 발생회로를 구현하였다. 이론값과 실험값의 오차는 주로 transition delay에 의해 발생했으며, 저항값이 작을수록 오차가 커졌다. 시뮬레이션 결과와는 거의 일치하였고, 큰 저항에서는 3% 미만의 오차를 보였다. 오차의 주원인인 transition delay를 분석하기...2025.05.09
-
pspice 비선형op앰프예비레포트2025.05.091. 비교기 비교기 OP앰프를 이용하여 비교기를 가장 간단히 구현하는 방법은 귀환이 없는 개방 루프로 구성하는 것이다. 회로전압 V_in이 V_REF 보다 클 때는 양이고 V_in이 V_REF 보다 작을 때는 음이다. 보통 OP앰프의 이득이 매우 크기 때문에 출력은 포화된다. 즉, V_in이 V_REF 보다 작은 어떠한 V_in값에 대해서도 전압은 음의 공급전압에서 포화된다. 따라서, 출력은 두 가지 가능한 값(음 또는 양) 중에서 하나만을 취하게 된다. 반대로 입력이 V_REF 주변에서 변화할 때, V_in의 V_REF 축을 넘어...2025.05.09
-
비교기 예비보고서2025.04.271. 연산 증폭기의 기본 동작 원리 연산 증폭기는 고 이득 전압증폭기로, 두 개의 입력단자와 한 개의 출력단자를 가지고 있다. 연산 증폭기는 두 입력단자 전압 간의 차이를 증폭하는 차동증폭기로 구성되어 있다. 연산 증폭기를 사용하면 사칙연산이 가능한 회로를 구성할 수 있으므로 '연산 증폭기'라고 부른다. 또한 연산 증폭기를 사용하여 미분기 및 적분기를 구현할 수 있다. 연산 증폭기는 일반적으로 +Vcc 및 -Vcc의 두 개의 전원이 필요하지만, 단일 전원만을 요구하는 연산 증폭기도 상용화되어 있다. 2. 이상적인 연산 증폭기의 특성...2025.04.27
-
조합논리회로와 순서논리회로의 종류 및 특징(회로) 조사2025.05.101. 조합논리회로 조합논리회로는 논리곱(AND), 논리합(OR), 논리 부정(NOT)의 세 가지 기본 논리회로의 조합으로 만들어지며, 입력 신호, 논리 게이트 및 출력 신호로 구성된다. 조합 논리회로는 순서 논리회로와 달리 들어온 입력에 그대로 출력되어 전 회로 등의 영향을 받지 않으며, 기억 소자도 사용하지 않는다. 조합 논리회로의 기본이 되는 가산기, 비교기, 디코더, 인코더, 멀티플렉서, 디멀티플렉서, 감산기 등을 알아보았다. 2. 순서논리회로 순서논리회로는 현재의 입력값과 이전 출력 상태에 따라 출력값이 결정되는 논리회로이다...2025.05.10
-
OP 증폭기를 이용한 비교기 회로 실험 결과 보고서2025.01.031. 비교기 회로 비교기 회로는 두 입력 전압의 크기를 비교하여 출력 전압을 결정하는 회로입니다. 실험을 통해 입력 전압이 기준 전압보다 크거나 작을 때 출력 전압이 달라지는 것을 확인할 수 있었습니다. 또한 LED를 이용하여 출력 전압의 상태에 따라 LED의 색이 변하는 것을 관찰할 수 있었습니다. 2. 포토트랜지스터 포토트랜지스터는 빛에 의해 베이스 전류가 변화하여 콜렉터 전류가 변화하는 소자입니다. 실험을 통해 입력 전압이 증가하거나 포토트랜지스터와 발광 다이오드 사이의 거리가 가까워질수록 출력 전압이 감소하는 것을 확인할 수...2025.01.03
-
계측실험[Op-Amp를 이용한 비교기 구성]2025.01.121. 연산증폭기를 이용한 비교기 구성 이 실험에서는 연산증폭기(Op-Amp)를 이용하여 비교기 회로를 구성하고 그 작동 원리를 이해하는 것이 목적입니다. 비교기는 두 개의 입력 신호를 비교하여 출력 신호를 생성하는 회로로, 연산증폭기의 특성을 이용하여 구현할 수 있습니다. 실험에서는 입력 신호로 +13V와 -13V를 사용하고, 발광 다이오드와 멀티미터를 통해 출력 신호를 관찰합니다. 또한 반전 입력 단자와 비반전 입력 단자에 각각 +13V와 -13V를 인가하여 비교기 회로의 동작을 확인합니다. 1. 연산증폭기를 이용한 비교기 구성 ...2025.01.12
-
에너지변환실험 A+레포트_연산증폭기2025.01.131. 연산 증폭기 연산 증폭기는 수학적인 연산기능을 수행하는 증폭기로, 높은 전압이득, 높은 입력임피던스, 낮은 출력임피던스, 넓은 주파수 대역폭을 갖는다. 비반전 증폭기는 입력전압과 동일한 위상의 출력전압을 갖고, 반전 증폭기는 입력전압과 반대 위상의 출력전압을 갖는다. 비교기는 두 입력신호의 크기를 비교하여 출력을 결정하는 비선형 연산 증폭기 회로이며, 가산기는 다수의 입력전압을 가산하여 출력전압으로 나타내는 연산증폭기 회로이다. 2. 비반전 증폭기 비반전 증폭기는 출력전압이 입력전압과 동일한 위상을 갖는다. 이상적인 연산 증폭...2025.01.13
-
(A+자료) 아날로그회로실험 텀프로젝트 OP-AMP를 이용한 차량 주차 안전 시스템2025.04.271. 단위 이득 플로어 단위 이득 플로어의 회로는 비반전 입력단에 5V를 인가해주어 항상 VCC가 출력되도록 만들었음. 단위 이득 플로어의 특징은 Av=1, Rif=(1+A0)Ri, Rof=R0/1+A0로, 이득이 1이기 때문에 입력값이 출력값과 같음. 단위 이득 플로어는 버퍼로 작동하며, 이를 통해 출력단에 있는 다른 비교기와 소자에 영향을 받지 않고, 일정한 출력을 내보낼 수 있으며, 출력 임피던스가 낮아짐. 2. 비교기 OP Amp의 매우 큰 증폭률이 매우 큰 점을 이용하는 회로임. Vi가 양의 값이면 Vo에는 양의 전원전압이...2025.04.27
-
서강대학교 고급전자회로실험 4주차 예비/결과레포트 (A+자료)2025.01.211. 전압분배 회로 실험회로1은 간단한 전압분배 회로로 해석할 수 있다. 직렬 R1C1와 병렬 R2C2에 의해, 전압의 gain은 f < 20kHz일 때는 주파수가 증가함에 따라 같이 증가하다가, 그 이후에는 감소하게 된다. myDAQ의 bode analyzer로 주파수 특성을 측정한 결과, 10Hz < f < 20kHz의 입력 신호에 대해서는 gain이 -50dB에서 -10dB까지 증가하는 모습을 보였다. 이는 PSpice 시뮬레이션의 결과와 경향성이 같다. 100Hz와 20kHz의 입력 신호에 대해서, gain값 또한 각각 -3...2025.01.21