총 11개
-
중앙대 전자회로 설계 실습 예비보고서 6_Common Emitter Amplifier 설계2025.01.111. Emitter 저항을 삽입한 Common Emitter Amplifier 설계 설계실습 6. Common Emitter Amplifier 설계에서 Emitter 저항을 사용한 Common Emitter Amplifier 회로를 설계하고자 합니다. Early effect를 무시하고 이론부의 overall voltage gain 식을 이용하여 부하저항에 최대전력이 전달되도록 부하저항을 결정하고, 이를 바탕으로 필요한 저항 값들을 계산합니다. 또한 PSPICE 시뮬레이션을 통해 출력파형을 분석하고 증폭기의 특성을 확인합니다. 2. ...2025.01.11
-
전자회로설계실습 실습 7 결과보고서2025.01.041. Common Emitter Amplifier의 주파수 특성 실습을 통해 Common Emitter Amplifier의 주파수 특성을 관찰하였습니다. 주파수를 변화시키면서 입력, 출력 전압과 전압 이득을 측정하였고, 커패시터 값을 변경하여 주파수 응답 특성의 변화를 확인하였습니다. 저주파 영역에서는 측정값과 시뮬레이션 값의 오차가 크게 나타났는데, 이는 저주파 신호에 고주파 노이즈가 섞여 정확한 측정이 어려웠기 때문입니다. 하지만 대역폭 영역에서는 시뮬레이션 결과와 잘 일치하는 것을 확인할 수 있었습니다. 1. Common Em...2025.01.04
-
중앙대 전자회로설계실습 결과보고서62025.01.121. Common Emitter Amplifier 설계 전자회로설계실습 결과보고서설계실습 6에서는 Common Emitter Amplifier 회로를 구현하고 측정하였습니다. 실험 과정에서 이론값과 측정값의 오차가 발생하였는데, 그 원인으로는 가변저항의 값이 이론값과 달랐고, 측정 단위가 작아 측정값의 영향을 많이 받았으며, 측정 장비의 오차가 수식을 통한 계산에 증폭되었기 때문으로 분석되었습니다. 전반적으로는 만족스러운 실험이었지만, 일부 측정값에서 큰 오차가 발생하였기 때문에 개선이 필요한 것으로 보입니다. 다음 실험에서는 가변...2025.01.12
-
중앙대 전자회로설계실습 결과보고서72025.01.121. Common Emitter Amplifier의 주파수 특성 이번 실험은 이전 설계실습을 보완하기 위해 ∈ 을 연결한 2차 설계 common emitter amplifier의 주파수 특성과 주파수에 따른 overall gain에 대해 알아보았다. 2차 설계 common emitter amplifier의 Base, Emitter의 Voltage의 오차율 약 1% 미만으로 작은 오차율을 보였지만, base current는 19.95%의 오차율을 보였다. 이는 BJT의 non-linear 특성으로 인한 결과라고 예상한다. 특히 m a...2025.01.12
-
중앙대 전자회로 설계 실습 예비보고서 7_Common Emitter Amplifier의 주파수 특성2025.01.111. Common Emitter Amplifier의 주파수 특성 이전 실험의 2차 설계 결과회로에 대하여 모든 커패시터의 용량을 10uF으로 하고 CE 증폭기에 100㎑, 20mVpp 사인파를 입력하였을 때의 출력파형을 PSPICE로 Simulation하였다. 출력전압의 최대값은 152mV, 최솟값은 -137mV이다. 입력신호의 주파수가 10㎐에서 10㎒까지 변할 때 CE amplifier의 주파수 특성을 PSPICE로 simulation하여 그래프로 그렸다. 입력신호의 주파수가 10㎐에서 Unit gain frequency까지 변...2025.01.11
-
중앙대학교 전자회로설계실습 예비보고서62025.01.111. Common Emitter Amplifier 설계 이 보고서는 50Ω, 5kΩ, 12V인 경우, β=100인 NPN BJT를 사용하여 이 kΩ 단위이고 amplifier gain(Av)이 -100V/V인 증폭기를 설계, 구현, 측정, 평가하는 내용을 다루고 있습니다. 설계 과정에서 Early Effect를 무시하고 이론부의 Overall Voltage Gain 식을 사용하여 부하저항 RL에 최대전력이 전달되도록 하는 방법을 설명하고 있습니다. 또한 Emitter 저항을 사용한 Common Emitter Amplifier의 설계...2025.01.11
-
전자회로설계 및 실습6_설계 실습6. Common Emitter Amplifier 설계_예비보고서2025.01.221. Common Emitter Amplifier 설계 Rsig = 1 Ω, RL = 2 kΩ, VCC = 12 V인 경우, β = 100인 NPN BJT를 사용하여 Rin이 kΩ단위이고 amplifier gain(Av)이 -100 V/V인 emitter 저항사용한 Common Emitter Amplifier를 설계, 구현, 측정, 평가한다. 설계 과정에서 Early effect를 무시하고 이론부의 overall voltage gain Gv 식을 사용하여 RC를 결정하고, Rin, IC, IB, IE, VC, VE, VB, RE, ...2025.01.22
-
전자회로설계 및 실습7_설계 실습7. Common Emitter Amplifier의 주파수 특성_예비보고서2025.01.221. Common Emitter Amplifier의 주파수 특성 이전 실험에서 설계한 emitter 저항을 이용한 Common Emitter Amplifier의 주파수 특성 및 커패시터들의 영향을 측정하고 평가합니다. PSPICE 시뮬레이션을 통해 출력파형, 전압, 전류, 이득 등을 분석하고 주파수 특성 그래프를 작성합니다. RE와 커패시터 변경에 따른 주파수 특성 변화도 확인합니다. 2. RE 변화에 따른 주파수 특성 RE를 ±10% 변경했을 때 overall voltage gain의 최대값, 3dB bandwidth, unity...2025.01.22
-
전자회로설계실습 6번 예비보고서2025.01.201. Common Emitter Amplifier 설계 이 문서는 NPN BJT를 사용하여 emitter 저항이 있는 Common Emitter Amplifier를 설계, 구현, 측정, 평가하는 내용을 다루고 있습니다. 주요 내용으로는 부하저항 결정, 바이어스 전압 계산, 입력저항 산출, PSPICE 시뮬레이션 결과 분석, 측정 및 특성 분석 등이 포함되어 있습니다. 2. Emitter 저항을 사용한 Common Emitter Amplifier 설계 이 문서에서는 emitter 저항을 사용한 Common Emitter Amplifi...2025.01.20
-
A+ 전자회로설계실습_Common Emitter Amplifier 설계2025.01.211. Common Emitter Amplifier 설계 이 프레젠테이션에서는 Rsig = 50 Ω, RL = 5 kΩ, VCC = 12 V인 경우, β=100인 NPN BJT를 사용하여 Rin이 kΩ단위이고 amplifier gain(υo/υin)이 –100 V/V인 emitter 저항을 사용한 Common Emitter Amplifier를 설계, 구현, 측정, 평가하는 내용을 다루고 있습니다. 설계 과정에서 Early effect를 무시하고 이론부의 overall voltage gain(υo/υsig) Gv에 대한 식을 사용하여 ...2025.01.21