총 86개
-
전자회로(개정4판) - 생능출판, 김동식 지음 / 8장 연습문제 풀이2025.01.021. 공통소스 JFET 증폭기의 전압이득 공통소스 JFET 증폭기의 전압이득을 계산하기 위해 먼저 트랜스컨덕턴스 gm을 계산하고, 이를 이용하여 출력전압을 구한다. 출력전압은 입력전압에 비해 위상이 반전된다. 2. 공통 드레인 JFET 증폭기의 전압이득 공통 드레인 JFET 증폭기의 전압이득을 구하기 위해 교류소스저항 rs를 계산하고, 이를 이용하여 출력전압을 구한다. 출력전압은 입력전압과 동상이다. 3. 공통소스 MOSFET 교류증폭기의 전압이득 공통소스 MOSFET 교류증폭기의 전압이득을 구하기 위해 먼저 트랜스컨덕턴스 gm을 ...2025.01.02
-
공통 소오스 증폭기의 특성 분석2025.01.021. MOSFET 소신호 등가회로 MOSFET의 소신호 등가회로는 트랜지스터의 내부 동작 특성을 전류원, 저항 등으로 모델화한 것입니다. 하이브리드 모델과 T모델이 대표적이며, 이를 통해 MOSFET의 트랜스컨덕턴스와 출력 저항 등의 특성을 분석할 수 있습니다. 2. 공통 소오스 증폭기의 특성 공통 소오스 증폭기는 MOSFET을 이용한 선형 증폭기 회로입니다. MOSFET이 포화 영역에서 동작할 때 입력 전압과 드레인 전류 사이에 제곱의 법칙이 성립하므로 비선형적인 특성을 보입니다. 이를 선형화하기 위해 DC 바이어스 전압과 소신호...2025.01.02
-
공통 소오스 증폭기 실험 결과 보고서2025.01.021. 공통 소오스 증폭기 이번 실험에서는 공통 소오스 증폭기 회로를 구현하고 실험을 진행했습니다. 실험 과정에서 이상과 현실의 차이, 장비의 한계 등으로 인해 교재의 실험 절차와 다른 방식으로 실험을 진행했습니다. 입력 전압을 변화시키면서 출력 전압을 측정하여 전압 이득을 계산했고, 입출력 임피던스도 구했습니다. 실험 결과, 약 10.6배의 전압 이득이 발생했으며, 입출력 임피던스 계산 시 약 20%의 오차가 발생했습니다. 이는 AC 전압 인가 시 전류 측정의 어려움 때문인 것으로 보입니다. 또한 바이어스 회로를 포함한 공통 소오스...2025.01.02
-
공통 게이트 증폭기 실험 예비보고서2025.01.021. 공통 게이트 증폭기 공통 게이트 증폭기 실험을 통해 MOSFET의 동작 특성과 증폭기 회로의 특성을 분석하였습니다. 실험 절차에 따라 입력 전압, 출력 전압, 전류 등을 측정하고 MOSFET이 포화 영역에서 동작하는지 확인하였습니다. 또한 트랜스 컨덕턴스, 출력 저항 등을 구하여 소신호 등가회로를 작성하고 이론적인 전압 이득을 계산하였습니다. 마지막으로 입력 전압과 출력 전압의 크기를 측정하여 전압 이득을 구하고, 입력 및 출력 파형을 확인하였습니다. 1. 공통 게이트 증폭기 공통 게이트 증폭기는 전자 회로 설계에서 중요한 역...2025.01.02
-
공통 게이트 증폭기 실험 결과 보고서2025.01.021. 공통 게이트 증폭기 공통 게이트 증폭기는 낮은 입력 저항으로 인해 매우 제한적인 응용을 갖게 된다. 때문에 공통 게이트 증폭기는 낮은 입력 임피던스를 높은 출력 임피던스로 증폭, 혹은 낮은 저항을 가지는 신호원에서 발생하는 고주파 신호를 증폭시키는 데 주로 사용된다. 전압 이득이 크지만 전압 증폭기로 널리 사용되지 않는 이유는 낮은 입력 임피던스 때문이다. 1. 공통 게이트 증폭기 공통 게이트 증폭기는 전자 회로 설계에서 중요한 역할을 합니다. 이 증폭기는 입력 신호를 증폭하여 출력 신호를 생성하는 기능을 수행합니다. 공통 게...2025.01.02
-
능동 부하가 있는 공통 소오스 증폭기의 실험 결과2025.01.021. 공통 소오스 증폭기 공통 소오스 증폭기는 NMOS와 PMOS 트랜지스터를 사용하여 구성된 증폭기 회로입니다. 이 실험에서는 능동 부하가 있는 공통 소오스 증폭기의 특성을 측정하고 분석하였습니다. 실험 결과에 따르면, 입력 전압이 0~3V 범위에서 출력 전압이 일정하게 유지되다가 4V 이상에서 급격히 감소하는 것을 확인할 수 있었습니다. 또한 전압 이득은 약 85V/V로 측정되었습니다. 이러한 결과는 회로 구성 요소의 특성, 바이어싱, 주파수 응답 등 다양한 요인에 의해 영향을 받는 것으로 분석됩니다. 1. 공통 소오스 증폭기 ...2025.01.02
-
울산대학교 전기전자실험 14. 전류원 및 전류 미러 회로2025.01.121. 공통 source 회로의 바이어스 공통 source 회로의 바이어스에 대해 설명하고 있습니다. Shockley 방정식을 통해 구한 해 중 하나는 V_P와 I_DSS 범위 내에 있지만 다른 하나는 이 범위 밖에 있어 타당하지 않은 값이라고 설명하고 있습니다. 2. 이론값과 측정값의 오차 이론값과 측정값 사이에 가장 큰 오차가 발생한 이유는 이전 실험에서 사용한 JFET의 I_DSS가 8mA로 측정되어 이번 실험에서 이론값을 8mA로 두고 구했기 때문이라고 설명하고 있습니다. 3. 트랜지스터의 동작 V_DS와 V_DG의 차이를 통...2025.01.12
-
울산대학교 전기전자실험 15. 증폭기의 주파수 응답2025.01.121. 증폭기의 주파수 응답 이번 실험에서는 주파수 변화에 따른 증폭기의 이득과 위상 변화를 관찰하였습니다. 저주파 영역에서는 주파수가 증가함에 따라 전압 이득과 위상 차이가 증가하였고, 고주파 영역에서는 전압 이득과 위상이 감소하는 것을 확인할 수 있었습니다. 이러한 관계를 나타내는 그래프를 Bode plot이라고 하며, 이는 증폭기의 주파수 특성을 이해하는 데 중요한 도구입니다. 또한 이론값과 측정값 사이에 오차가 발생한 이유는 그래프를 통해 정확한 주파수를 구하기 어려웠고, 주파수 구간 사이의 값을 알 수 없었기 때문입니다. 1...2025.01.12
-
에너지변환실험 A+레포트_차등증폭기2025.01.131. 단일입력 차동 증폭기 단일입력 차동 증폭기의 출력파형을 입력파형과 비교하고, 위상관계를 살펴본다. 서로 반대의 위상을 갖거나, 차동모드인 두 입력에 대한 차동 증폭기의 출력파형을 관찰하고, 입력파형과의 위상관계를 살펴본다. 2. 차동 증폭기의 출력파형 두 입력신호에 대한 차동 증폭기의 출력파형을 관찰한다. 3. 차동 증폭기의 전압이득 차동 증폭기의 전압이득을 확인한다. 4. 차동 증폭기의 구조 차동 증폭기는 두 개의 입력과 하나의 출력을 갖는 두 개의 트랜지스터로 구성되어 있다. 트랜지스터와 컬렉터의 부하저항으로 브리지를 구성...2025.01.13
-
에너지변환실험 A+레포트_연산증폭기2025.01.131. 연산 증폭기 연산 증폭기는 수학적인 연산기능을 수행하는 증폭기로, 높은 전압이득, 높은 입력임피던스, 낮은 출력임피던스, 넓은 주파수 대역폭을 갖는다. 비반전 증폭기는 입력전압과 동일한 위상의 출력전압을 갖고, 반전 증폭기는 입력전압과 반대 위상의 출력전압을 갖는다. 비교기는 두 입력신호의 크기를 비교하여 출력을 결정하는 비선형 연산 증폭기 회로이며, 가산기는 다수의 입력전압을 가산하여 출력전압으로 나타내는 연산증폭기 회로이다. 2. 비반전 증폭기 비반전 증폭기는 출력전압이 입력전압과 동일한 위상을 갖는다. 이상적인 연산 증폭...2025.01.13