총 57개
-
아날로그 및 디지털 회로 설계실습 예비보고서 2주차2025.01.171. Switching Mode Power Supply (SMPS) SMPS (Switching Mode Power Supply)의 동작 원리와 회로 모듈을 이해하여 SMPS를 설계할 수 있는 능력을 배양한다. PWM 제어 회로는 출력 전압의 오차분에 상응하여 펄스폭을 조정하여 출력 전압을 안정화 시키는 회로이며 크게 세가지로 구성되어있다. 오차 증폭기(Error amp), 비교기(Comparator), 구동회로(driver stage)로 구성된다. 생성된 구형파 펄스는 UC3845의 6번 output 핀을 통해 구동회로의 스위치로...2025.01.17
-
아날로그 및 디지털 회로 설계실습 예비보고서 3주차2025.01.171. Wien bridge RC 발진기 Wien bridge RC 발진기를 이용하여 신호 발생기를 설계, 제작, 측정하며 그 동작을 확인하는 것이 실습의 목적입니다. 실습에 사용된 부품은 Op amp, 다이오드, 가변저항, 커패시터 등이며, 신호 발생기 설계를 위해 Wien bridge 회로의 관계식을 도출하고 1.63 kHz에서 발진하도록 회로를 설계하였습니다. 시뮬레이션 결과 왜곡된 사인파가 출력되었으며, 다이오드를 사용하여 출력을 안정화하는 회로를 설계하였으나 만족스러운 결과를 얻지 못했습니다. 다이오드는 Op amp의 gai...2025.01.17
-
아날로그 및 디지털 회로 설계실습 예비보고서 4주차2025.01.171. 전압제어 발진기 전압제어 발진기(VCO: Voltage Controlled Oscillator)를 설계하고 전압을 이용한 발진 주파수의 제어를 실험으로 확인한다. 슈미츠 회로의 특성을 실험하고, 시뮬레이션 도구를 이용하여 슈미트 트리거 회로를 설계한다. 또한 전압제어 발진기 회로를 설계하고 출력 파형을 관찰하며, 전압 변화에 따른 주파수 변화를 그래프로 나타낸다. 중심 주파수 2kHz가 되도록 회로를 설계하고, 슈미츠 회로의 저항비와 커패시터 값 변화에 따른 출력 파형 변화를 관찰한다. 1. 전압제어 발진기 전압제어 발진기(V...2025.01.17
-
아날로그 및 디지털 회로 설계실습 예비보고서 10주차2025.01.171. 래치와 플립플롭 아날로그 및 디지털 회로 설계실습 예비보고서에서는 순차식 논리회로의 기본 소자인 래치와 플립플롭의 여러 종류에 대한 기능의 차이를 알아보고 동작 조건을 확인하는 것이 실습 목적입니다. 실습에 사용된 부품은 NAND gate 74HC00과 Inverter 74HC04이며, 실습 장비로는 오실로스코프, 브레드보드, 파워서플라이, 함수발생기 등이 사용되었습니다. 실습 계획서에는 RS 래치의 진리표와 상태도를 나타내고 있습니다. 1. 래치와 플립플롭 래치와 플립플롭은 디지털 회로 설계에서 매우 중요한 기본 구성 요소입...2025.01.17
-
아날로그 및 디지털 회로 설계실습 예비보고서 13주차2025.01.171. Stopwatch 설계 이 실습에서는 Stopwatch 설계를 통해 카운터, 분주회로, 클럭 회로, 디코더 등 다양한 디지털 회로 구성요소에 대한 이해를 높이고 Datasheet를 읽고 분석하는 능력과 원하는 회로를 설계할 수 있는 능력을 배양하는 것이 목적입니다. 실습에 필요한 부품과 장비가 자세히 나열되어 있으며, 실습 계획서에 따라 단계별로 회로 설계를 진행하고 있습니다. 1. Stopwatch 설계 Stopwatch 설계는 사용자 경험과 편의성을 고려해야 합니다. 직관적인 인터페이스와 기능이 중요하며, 시간 측정, 랩 ...2025.01.17
-
아날로그 및 디지털 회로 설계실습 결과보고서62025.01.182025.01.18
-
중앙대학교 아날로그및디지털회로 예비보고서42025.01.201. Wien bridge 회로 설계 주어진 Wien bridge 회로에서 V+와 V-의 관계식을 구하고, 이 관계식을 이용하여 1.63 kHz에서 발진하는 Wien bridge 회로를 설계하였습니다. 전압 분배 공식을 사용하여 관계식을 도출하였고, 이를 통해 976.4Ω의 저항 값을 사용해야 한다는 것을 확인하였습니다. 2. Wien bridge oscillator 설계 발진 조건을 만족하는 R1, R2 값을 찾아 Wien bridge oscillator를 설계하였습니다. R1=5kΩ, R2=10kΩ을 사용하여 회로를 구성하였고,...2025.01.20
-
중앙대학교 아날로그및디지털회로 예비보고서62025.01.201. 위상 검출기 설계실습 계획서6-3-3에서는 XOR를 이용한 위상 검출기의 특성을 PSpice 시뮬레이션을 통해 파악하고, V1과 V2의 위상 차이 변화에 따른 Vout 전압의 평균값 특성을 확인하였습니다. 입력 A, B에 대해 위상차가 0, 0이 아닌 값, 180도일 때의 출력 Y를 분석하여 XOR 게이트가 정상적으로 동작하는 것을 확인하였습니다. 2. 위상 고정 루프 설계 설계실습 계획서6-3-4에서는 그림 6-2의 위상 고정 루프 회로를 PSpice로 설계하고, VCO, phase detector, loop filter 각...2025.01.20
-
중앙대학교 아날로그및디지털회로 예비보고서72025.01.201. NAND 게이트 NAND 게이트의 동작을 분석하였습니다. 위상차가 0도일 때, 입력 신호가 모두 Low일 때 출력이 High가 되고, 입력 신호가 모두 High일 때 출력이 Low가 되는 것을 확인하였습니다. 위상차가 C도일 때와 180도일 때도 분석하였으며, 입력 신호 중 하나가 Low이면 출력이 High가 되는 것을 확인하였습니다. 이를 바탕으로 NAND 게이트의 진리표를 작성하였습니다. 2. NOR 게이트 NOR 게이트의 동작을 분석하였습니다. 위상차가 0도일 때, 입력 신호가 모두 Low일 때 출력이 High가 되고, ...2025.01.20
-
중앙대학교 아날로그및디지털회로 예비보고서102025.01.201. 7-segment/Decoder 진리표 7-segment/Decoder 진리표를 작성하였습니다. 입력 ABCD와 출력 abcdefg의 진리표를 제공하였습니다. 2. 불리언식 구하기 Karnaugh 맵을 이용하여 간소화된 Sum of product 또는 Product of sum 형태의 불리언 식을 구하였습니다. a, b, c, d, e, f, g 등의 불리언 식을 제공하였습니다. 3. 7-Segment 구동 회로 설계 Decoder와 7-segment를 이용한 7-segment 구동 회로를 설계하였습니다. Pspice 프로그램...2025.01.20