
총 4개
-
중앙대학교 아날로그 및 디지털 회로 설계 실습 결과 보고서2025.01.041. Wien bridge oscillator 구현 이번 실험실습에서는 신호발생기를 소자의 값을 조절하여 원하는 주파수에서 발진시키고, 이때의 발진주파수와 출력파형의 최대치를 관찰하였습니다. 그 결과 4-4-2의 회로의 경우 출력파형이 완벽한 사인파가 아니었지만, Gain 값과 발진주파수 모두 설계값과 비슷하였고, 4-4-3의 회로의 경우 4-4-2의 회로에서 다이오드를 추가하여 왜곡이 감소하는 것을 관찰할 수 있었습니다. Gain 값과 발진주파수 모두 설계값과의 오차가 감소하였습니다. 2. 안정된 Wien bridge oscill...2025.01.04
-
Step Motor Driver 예비보고서2025.04.271. Wien bridge 회로 설계 Wien bridge 회로에서 V+와 V-의 관계식을 구하고, 1.63kHz에서 발진하는 Wien bridge 회로를 설계하였습니다. 전압 분배 공식을 이용하여 관계식을 도출하였고, 설계 조건인 C=100nF, f=1.63kHz를 고려하여 R1과 R2 값을 결정하였습니다. 2. Wien bridge Oscillator 설계 Wien bridge oscillator를 설계하고, Simulator의 Time-domain에서 출력 파형과 FFT plot을 통해 발진 주파수를 확인하였습니다. 또한 다이...2025.04.27
-
아날로그 및 디지털 회로 설계 실습 결과보고서4 신호발생기2025.05.151. Wien bridge oscillator 이번 실험에서는 Wien bridge oscillator를 구현하고 op amp의 gain 값을 변화시켜가며 출력파형과 frequency를 확인하였다. 발진주파수와 그때의 파형을 확인하였고, 추가적으로 저항과 다이오드를 병렬 연결하여 파형의 안정화를 확인하였다. 실험 결과 대체로 계획서에서 목표한 바와 가까운 값이 도출되었으나, 출력전압의 최댓값과 frequency 값이 약 10% 정도 낮게 나왔다. 이는 op amp 내부 저항 등의 문제로 인해 이론상 15V보다 낮은 13~14V가 출...2025.05.15
-
중앙대학교 아날로그및디지털회로 예비보고서42025.01.201. Wien bridge 회로 설계 주어진 Wien bridge 회로에서 V+와 V-의 관계식을 구하고, 이 관계식을 이용하여 1.63 kHz에서 발진하는 Wien bridge 회로를 설계하였습니다. 전압 분배 공식을 사용하여 관계식을 도출하였고, 이를 통해 976.4Ω의 저항 값을 사용해야 한다는 것을 확인하였습니다. 2. Wien bridge oscillator 설계 발진 조건을 만족하는 R1, R2 값을 찾아 Wien bridge oscillator를 설계하였습니다. R1=5kΩ, R2=10kΩ을 사용하여 회로를 구성하였고,...2025.01.20