총 5개
-
verilog lcd2024.11.071. 실험 소개 1.1. 실험 목적 실험의 목적은 Xilinx ISE 프로그램을 통해 Text LCD 컨트롤러를 설계해보고 장비와 연결 후 작동을 확인하는 것이다.""Xilinx ISE 프로그램을 사용하여 Text LCD 컨트롤러를 설계하고 실제 장비에 연결하여 동작을 확인하는 실험의 목적은 다음과 같다. 첫째, Verilog HDL 언어를 사용하여 Text LCD 장치 제어를 실험하고 LCD를 위한 컨트롤러 모듈을 설계하는 것이다. 둘째, Behavioral level 모델링과 Module instantiation을 이용한 St...2024.11.07
-
전전설2 final2024.12.161. 실험 개요 1.1. 실험 목적 이번 실험의 목적은 Verilog HDL을 사용하여 디지털 시계를 설계하고 구현하는 것이다. 기본적인 시간 표시와 시간 조정 기능을 포함하며, 다양한 추가 기능들을 자유롭게 설계 및 구현하는 것이 목표이다. 디지털 시계의 필수 기능인 시/분/초 표현과 시간 조정 기능을 반드시 포함하도록 한다. 이에 더해 알람, 스톱워치, 타이머, 세계시간, 피아노, 비밀번호 입력 등의 추가 기능들을 설계하여 텍스트 LCD를 통해 출력하도록 한다. RESET, 스위치(SW), 버스 스위치(BUS_SW) 등...2024.12.16
-
전전설2 final2024.12.161. 서론 1.1. 실험 목적 실험의 목적은 Verilog HDL 언어를 사용하여 디지털 시계를 설계하는 것이다. 시계의 필수 기본 동작을 포함하고, 다양한 선택 동작을 설계 및 구현하는 것이 목표이다. 또한 디스플레이 동작의 다양성을 설계 및 구현하는 것이 이번 실험의 핵심 목적이다. 2. 본론 2.1. 실험 장치 '2.1. 실험 장치' 이번 실험에는 HBE Combo-II SE와 Xilinx ISE를 구동하기 위한 컴퓨터 또는 노트북이 사용되었다. HBE Combo-II SE는 실험에 필요한 다양한 입출력 장치를 포함하고 있...2024.12.16
-
전전설2 lcd2024.10.301. 실험 결과 1.1. Text LCD에 학번과 이름을 출력 Text LCD에 학번과 이름을 출력하는 내용은 다음과 같다. 실험 결과 중 '1.1. Text LCD에 학번과 이름을 출력'에 따르면, Text LCD 모듈을 사용하여 학번과 이름을 화면에 표시하는 실험을 진행하였다. 실험 과정에서는 Verilog HDL 언어를 사용하여 LCD를 제어하는 코드를 작성하고 이를 Xilinx ISE 프로그램을 통해 구현하였다. 보다 구체적으로는 LCD의 주요 제어 신호인 R/W, E, 그리고 Data 핀을 FPGA의 I/O 포트와 연결...2024.10.30
-
N+에 교안 작성2024.10.291. 개요 1.1. 실험 목적 Verilog HDL 언어를 사용하여 Combinational Logic을 설계 및 실험(Encoder/Decoder, Mux/Demux 등)하고, 설계한 로직을 시뮬레이션하기 위한 벤치를 작성하며, 장비로 동작을 확인하는 것이 실험 목적이다. 1.2. 배경이론 및 개념 Verilog HDL에서 사용되는 주요 기본 개념은 다음과 같다."" wire 자료형은 논리 게이트나 모듈 등의 하드웨어 요소들 사이의 물리적 연결선을 나타내며, 값을 저장하지 않고 연속 할당문이나 게이트 프리미티브 등의 구동자에 ...2024.10.29