총 7개
-
스톱워치 디지털2024.09.231. 디지털 시계 프로젝트 개요 1.1. 프로젝트 목적 디지털 시계 프로젝트의 목적은 VHDL을 활용하여 다수의 7-segment로 디지털 시계를 구현할 수 있다는 것이다. 본 프로젝트를 통해 학생들은 VHDL 프로그래밍 능력과 다양한 회로 설계 능력을 기를 수 있으며, 키트의 segment 활용 및 클락 신호 처리 능력도 향상시킬 수 있다. 또한 통합적인 이해력을 기르고 복잡한 구조를 해석하고 설계할 수 있는 능력을 기를 수 있다. 1.2. 프로젝트 구현 기능 1.2.1. 시계 작동 시계 작동은 디지털 시계 프로젝트의 핵심 기...2024.09.23
-
부산대 기초전기전자실험 3주차 결과2024.09.221. 노드해석 1.1. 각 노드 a, b, c의 전압 계산 각 노드 a, b, c의 전압 계산은 다음과 같다. 키르히호프의 전압 법칙에 따라 노드 a에 연결된 전압원 V1과 저항 R1, R2에 걸리는 전압의 합은 0이 된다. 따라서 V_a = V1 = 10V이다. 노드 b에 연결된 전압원 V2와 저항 R2, R3에 걸리는 전압의 합은 0이 된다. 따라서 V_b = V_c + V2 = V_c + 5V이다. 노드 c에 연결된 저항 R3에 흐르는 전류 I_3와 노드 b의 전압 V_b를 이용하여 옴의 법칙을 적용하면 V_c = V_...2024.09.22
-
부산대 기초전기전자실험1 5주차2024.10.281. 결과 보고서 1.1. RC 회로 1.1.1. 임피던스와 위상각 RC 회로의 임피던스와 위상각은 다음과 같다. RC 회로에서 저항 R과 콘덴서 C가 직렬로 연결되어 있을 때, 전체 임피던스 Z와 전압과 전류의 위상차 θ는 다음과 같이 계산된다. 전체 임피던스 Z는 다음 식으로 구할 수 있다. Z = √(R^2 + (1/ωC)^2) 여기서 ω는 각주파수이다. 전압과 전류의 위상차 θ는 다음과 같이 계산된다. θ = tan^-1(1/ωRC) 즉, 저항 R과 콘덴서 C의 값에 따라 전체 임피던스와 위상차가 달라진다. 저항...2024.10.28
-
아트메가1282024.11.191. 마이크로프로세서의 소개 1.1. AVR이란? AVR은 Alf Vergard Risc의 약자로, ATMEL사에서 제작된 RISC 구조의 MCU(마이크로 컨트롤러 유닛)이다. AVR은 저전력, 고성능의 특성을 가지고 있으며, 16MHz의 클럭을 사용할 때 16MIPS의 명령처리 속도를 달성할 수 있다. 또한 128KB의 ISP(In-System Programming) 방식 플래시 메모리, 4KB EEPROM, 4KB Internal SRAM 등의 메모리를 지원한다. AVR 마이크로프로세서는 ATtiny, AT90S, mega,...2024.11.19
-
전전설2 final2024.12.161. 실험 개요 1.1. 실험 목적 이번 실험의 목적은 Verilog HDL을 사용하여 디지털 시계를 설계하고 구현하는 것이다. 기본적인 시간 표시와 시간 조정 기능을 포함하며, 다양한 추가 기능들을 자유롭게 설계 및 구현하는 것이 목표이다. 디지털 시계의 필수 기능인 시/분/초 표현과 시간 조정 기능을 반드시 포함하도록 한다. 이에 더해 알람, 스톱워치, 타이머, 세계시간, 피아노, 비밀번호 입력 등의 추가 기능들을 설계하여 텍스트 LCD를 통해 출력하도록 한다. RESET, 스위치(SW), 버스 스위치(BUS_SW) 등...2024.12.16
-
전전설2 final2024.12.161. 서론 1.1. 실험 목적 실험의 목적은 Verilog HDL 언어를 사용하여 디지털 시계를 설계하는 것이다. 시계의 필수 기본 동작을 포함하고, 다양한 선택 동작을 설계 및 구현하는 것이 목표이다. 또한 디스플레이 동작의 다양성을 설계 및 구현하는 것이 이번 실험의 핵심 목적이다. 2. 본론 2.1. 실험 장치 '2.1. 실험 장치' 이번 실험에는 HBE Combo-II SE와 Xilinx ISE를 구동하기 위한 컴퓨터 또는 노트북이 사용되었다. HBE Combo-II SE는 실험에 필요한 다양한 입출력 장치를 포함하고 있...2024.12.16
-
verilog 시계2024.11.261. 프로젝트 개요 1.1. 목적 Verilog를 이용하여 Alarm clock, Stopwatch 기능이 탑재되어 있는 디지털 시계를 설계하는 것이 이번 프로젝트의 목적이다. 시계에는 필수 기본 기능인 시/분/초 표현과 시간 조정 기능이 포함되며, 다양한 선택 기능인 알람, 세계시각, 스톱워치, 타이머, 멜로디, AM/PM, 12시간/24시간, 윤달, 윤년 등이 추가로 구현될 예정이다. 이를 통해 디스플레이 동작의 다양성과 확장성을 갖춘 디지털 시계를 개발하는 것이 이 프로젝트의 핵심 목표이다. 1.2. 실험 장비 및 재료 본 ...2024.11.26