
총 37개
-
아날로그 및 디지털 회로 설계 실습 (결과) - 카운터 설계 A+2025.01.291. 동기 8진 카운터 설계 실험 조 (김민정, 김보민, 조선, 최수빈)은 동기 8진 카운터 회로를 설계하였습니다. 회로 구성은 그림 11-1과 같이 3개의 플립플롭을 사용하여 구현하였고, 출력 Q1, Q2, Q3에 LED를 연결하였습니다. 버튼 스위치를 통해 카운터를 동작시키고, 채터링 방지 회로를 추가하여 첫 번째 플립플롭의 CLK 단자에 연결하였습니다. 버튼을 누르면서 카운터가 정상적으로 동작하는지 확인하였고, 채터링 방지 회로를 거치지 않고 버튼 스위치 출력을 연결했을 때의 결과와 비교하였습니다. 실험 결과 동기 8진 카운터...2025.01.29
-
중앙대학교 연산 증폭기 회로 결과 보고서2025.01.291. 연산 증폭기 회로 실험을 통해 연산 증폭기 회로의 동작 원리를 이해하였다. 반전 증폭기와 비반전 증폭기의 특성을 확인하였고, 입력 오프셋 전압, 입력 바이어스 전류, 슬루율, 동상 제거비 등 연산 증폭기의 주요 특성을 측정하였다. 실험 결과에서 오차가 발생한 요인으로는 연산 증폭기의 성능 한계, 실험 환경의 잡음, 저항값의 오차, 입력 신호의 왜곡 등이 있었다. LM741과 LF351 연산 증폭기의 장단점을 비교하였는데, LM741은 정밀도가 높고 단순한 반면 LF351은 고속 신호 처리에 적합하다는 차이가 있었다. 1. 연산...2025.01.29
-
[A+보고서] Floyd 회로이론실험결과레포트_ 13 휘트스톤 브리지2025.05.131. 휘트스톤 브리지 회로 휘트스톤 브리지 회로에 대한 테브낭 등가회로를 구하고, 테브낭 회로가 원래 회로와 비교해볼 때 부하에 대해 같은 결과를 갖는다는 것을 실험을 통해 증명하였습니다. 또한 휘트스톤 브리지를 평형 시키고 평형브리지에 대한 테브낭 회로를 구하였습니다. 2. 테브낭 등가회로 불평형 휘트스톤 브리지에서 테브낭 저항값과 테브낭 전압을 계산하고 측정하여 오차율을 확인하였습니다. 평형 휘트스톤 브리지에서는 미지의 저항값을 찾고 테브낭 등가회로를 구하였습니다. 1. 휘트스톤 브리지 회로 휘트스톤 브리지 회로는 저항 측정을 ...2025.05.13
-
충북대학교 정보통신공학부 회로실험II 실험 13. CMOS-TTL interface 결과보고서2025.01.111. CMOS-TTL interface CMOS-TTL interface 실험을 수행하였습니다. 실험 과정 및 결과는 다음과 같습니다. 1번 실험에서는 10[V] 인가 시 5[V], 5[V] 인가 시 결과를 확인하였습니다. 2번 실험에서도 동일한 결과를 확인하였습니다. 3번과 4번 실험에 대한 과정 및 결과도 보고되어 있습니다. 1. CMOS-TTL interface The CMOS-TTL interface is an important topic in digital electronics and computer engineering....2025.01.11
-
응용물리회로실험 - Transistor CE + EF2025.05.071. 공통 이미터 회로 공통 이미터 회로의 입력 임피던스와 출력 임피던스를 측정한다. 공통 이미터와 이미터 폴로어로 이루어진 회로의 입력 출력 임피던스를 측정한다. 2. 입력 임피던스 및 출력 임피던스 측정 첫 번째 실험에서는 가 있는 경우와 없는 경우의 입력 임피던스를 측정했는데 각각 2117 Ω , 7812 Ω이 나왔다. 1. 공통 이미터 회로 공통 이미터 회로는 트랜지스터 증폭기 회로의 기본 구조 중 하나입니다. 이 회로는 입력 신호를 증폭하여 출력 신호를 생성하는 역할을 합니다. 공통 이미터 회로의 주요 특징은 높은 전압 이...2025.05.07
-
[회로기초실험]연산 증폭기2025.01.031. 연산 증폭기 연산 증폭기는 매우 높은 이득을 가진 직결 증폭기로, 외부 귀환을 이용하여 이득과 임피던스 특성을 제어할 수 있습니다. 연산 증폭기는 트랜지스터로 구성되어 있으며, 제조 공정에서 발생하는 오차를 조절할 수 있는 오프셋 저항을 통해 정밀한 입출력 특성을 가질 수 있습니다. 연산 증폭기는 이상적인 특성을 가정하여 회로 설계가 쉬워지며, 반전 증폭기와 같은 기본 회로를 구성할 수 있습니다. 1. 연산 증폭기 연산 증폭기(Operational Amplifier, Op-Amp)는 전자 회로에서 매우 중요한 역할을 하는 핵심...2025.01.03
-
기초회로실험 KCL 실험 예비보고서2025.04.291. Kirchhoff's Current Law (KCL) Kirchhoff의 전류법칙을 이해하고 실험적으로 익혀본다. 전압 분배기와 전류 분배기의 기본 이론을 설명하고, 직렬 회로, 병렬 회로, 직병렬 회로에서의 전압과 전류 측정 실험을 수행한다. 실험 결과를 토대로 Kirchhoff의 전류법칙을 확인하고자 한다. 2. 전압 분배기 저항을 직렬로 연결하면 모든 저항을 통해 흐르는 전류의 양은 같다. 각 저항에 걸리는 전압은 옴의 법칙에 의해 저항에 비례하여 분배된다. 등가저항을 이용하면 각 저항에 걸리는 전압을 계산할 수 있다. ...2025.04.29
-
KVL 예비보고서2025.04.271. Kirchhoff's Voltage Law (KVL) Kirchhoff의 전압법칙을 이해하고 실험적으로 확인하는 것이 이 실험의 목적입니다. 단일 전압원과 다중 전압원 회로에 대해 KVL이 성립하는지 확인하는 실험을 진행합니다. 2. 전압/전류/저항 측정 멀티미터를 사용하여 회로의 전압, 전류, 저항을 측정할 수 있습니다. 회로의 단락 및 개방 상태도 확인할 수 있습니다. 전류 측정 시 퓨즈가 정상적인지 확인해야 합니다. 3. 직류 전원 장치 사용법 직류 전원 장치의 단자 연결 방법과 작동 방법을 설명합니다. 회로에 전압을 공...2025.04.27
-
전자회로설계실습 2번 결과보고서2025.01.201. Op Amp의 Offset Voltage 측정 Open loop gain 회로를 설계하여 Offset voltage를 측정한 결과, 3.2mV의 출력파형이 나왔다. Gain이 100 V/V인 Inverting Amplifier회로와 1000 V/V일 때의 출력전압을 측정하여 Offset voltage를 계산한 결과, 약 0.792 mV~0.12mV 사이의 값임을 알 수 있었다. Offset voltage의 영향을 최소화시키는 실험은 측정된 Offset voltage가 너무 작아 변인의 영향을 확인하기 어려웠다. 2. Op Am...2025.01.20
-
응용물리회로실험- Diode Circuits2025.05.071. 반파 정류회로 1번째 실험에서는 다이오드와 저항을 이용해 반파 정류회로를 구성하였다. 양의 반주기 동안 다이오드가 순방향 바이어스가 되어 전류가 흐를 수 있었지만, 음의 반주기 동안 다이오드가 역방향 바이어스가 되어 전류가 흐르지 않았다. 이를 통해 반파 정류 회로의 동작을 확인할 수 있었다. 2. 축전기를 이용한 정류회로 2번째 실험에서는 1번째 실험에 축전기를 추가하였다. 양의 1/4주기 동안 입력전압의 피크 값보다 조금 작게 축전기가 충전되고, 이후 입력전압이 피크 값보다 작아지면 축전기가 부하저항에 방전되는 과정을 반복...2025.05.07