총 24개
-
중앙대학교 아날로그및디지털회로설계실습 7차 예비보고서2025.01.041. 논리함수와 게이트 이 보고서에서는 다양한 논리 게이트의 기능을 실험적으로 이해하고자 합니다. XNOR, NAND, NOR, XOR 게이트의 회로도를 설계하고 진리표를 작성하여 그 특성을 분석합니다. 또한 AND 게이트와 OR 게이트의 입출력 시간 지연을 측정하는 방법을 조사하고 실험 계획을 수립합니다. 마지막으로 NAND 게이트의 최소 정격 전압을 구하는 방법과 2x4 디코더 회로를 설계하는 내용이 포함되어 있습니다. 1. 논리함수와 게이트 논리함수와 게이트는 디지털 회로 설계의 기본이 되는 중요한 개념입니다. 논리함수는 입력...2025.01.04
-
중앙대학교 아날로그 및 디지털 회로 설계 실습 예비 보고서2025.01.041. 디지털 회로 구성 요소 이 실습에서는 Stopwatch 설계를 통해 카운터, 분주 회로, 클럭 회로, 디코더 등 다양한 디지털 회로 구성 요소에 대한 이해를 높이고, Datasheet 를 읽고 분석하는 능력과 원하는 회로를 설계할 수 있는 능력을 배양하는 것이 목적입니다. 2. 기본 클럭 생성 및 카운터 회로 1Hz의 Clock 신호를 만들기 위해 주기가 1초인 pulse 입력을 인가하였고, BCD counter 74HC192가 UP 카운터로 동작하도록 설계하였습니다. 또한 QA, QB, QC, QD 신호가 모두 0으로 res...2025.01.04
-
아날로그 및 디지털회로설계실습 7장 결과보고서2025.01.041. 논리 게이트 구현 및 동작 실험을 통해 AND, OR, NOT 게이트를 사용하여 NAND, NOR, XOR 게이트의 진리표와 등가회로를 작성하고 입출력 전압을 측정하였다. NAND 게이트만을 사용하여 AND, OR, NOT 게이트의 등가회로를 구성하였으며, 3입력 NAND 게이트의 등가회로도 구현하였다. 2. 게이트 소자의 시간 지연 특성 AND 게이트와 OR 게이트를 여러 개 직렬로 연결하고 오실로스코프로 입출력 신호를 측정하여 시간 지연을 확인하였다. AND 게이트의 경우 한 stage당 rise time delay 5.5...2025.01.04
-
SRAM 설계 프로젝트2025.01.051. SRAM 설계 SRAM(Static Random Access Memory)은 메모리 소자 중 하나로, 전력이 공급되는 동안 데이터를 유지할 수 있는 메모리입니다. 이 프레젠테이션에서는 SRAM 설계에 대한 내용을 다루고 있습니다. SRAM 셀, 프리차지 회로, 디코더, 센스 앰프, 라이트 드라이버 등 SRAM 설계의 주요 구성 요소들을 설명하고 있습니다. 또한 SRAM 셀의 특성과 동작 원리, 그리고 시뮬레이션 결과를 보여주고 있습니다. 1. SRAM 설계 SRAM(Static Random Access Memory)은 메모리 ...2025.01.05
-
광운대학교 전기공학실험 실험7. 디코더와 인코더 결과레포트2024.12.311. 디코더와 인코더 이 실험은 코드의 개념을 이해하고 이진코드와 BCD코드가 무엇인지 숙지하는 것을 목표로 합니다. 또한 디코더와 인코더의 원리와 구성방법을 실험을 통해 이해하고 이를 응용 및 설계하여 실용적 목적 회로 구성에 대한 연습을 진행합니다. 실험을 통해 NAND 게이트로 구성한 논리회로가 기존 회로와 동일하게 작동하는 것을 확인하였고, 74138 디코더와 74148 인코더의 동작 원리를 이해할 수 있었습니다. 또한 Enable 기능과 회로 구성법, 진리표 분석, 우선 기능 등을 실험적으로 확인할 수 있었습니다. 1. 디...2024.12.31
-
Multiplexer 가산-감산 예비보고서(고찰포함)A+2025.01.131. 멀티플렉서 멀티플렉서는 N개의 입력 데이터에서 1개의 입력만을 선택하여 단일 channel로 전송하는 것을 말하고, demultiplexer은 이와 반대의 동작을 한다. 멀티플렉서의 논리식은 Y=A⨁B = ĀB+AḆ로 디코더와 유사하다. 멀티플렉서는 데이터통신 시스템에서 특정의 데이터를 선정하기 위하여 사용할 수도 있으며 다수의 RAM이나 ROM을 이용하여 논리회로의 합성도 가능하다. 2. 전가산기 전가산기는 컴퓨터 내에서 2진 숫자(비트)를 덧셈하기 위한 논리 회로의 일종이다. 전가산기는 3개의 디지털 입력(비트)을 받고, ...2025.01.13
-
숫자표시기와 응용2024.12.311. 7-세그먼트 표시기(7-segment display) 7-세그먼트 표시기는 일곱 개의 발광다이오드(LED)로 이루어져 있으며, 이 중 어느 LED가 켜지느냐에 따라 0~9까지의 숫자가 표시됩니다. 이 표시기는 공통캐소드형과 공통아노드형으로 나뉘며, 각각 부논리와 정논리로 동작합니다. 적절한 저항값을 사용하여 LED에 충분한 전류를 공급해야 합니다. 2. 7-세그먼트 디코더/구동기(7-segment decoder/driver) 7-세그먼트 디코더/구동기는 BCD 코드를 입력받아 7-세그먼트 표시기의 LED를 적절히 켜주는 IC입...2024.12.31
-
전기및디지털회로실험 실험7 결과보고서2025.01.121. 디코더와 인코더 이번 실험에서는 디코더와 인코더의 기능을 확인할 수 있는 회로를 설계하고 그 결과를 확인하는 실험이었다. 많은 문항들에서 결선한 회로의 어떠한 문제로 인해 제대로 된 결과를 확인할 수 없었으나, 이번 실험을 통해 인코더와 디코더의 기능을 확인해 볼 수 있었다. 또한 실험 지시사항으로 인해 4번 문항은 실험해보지 못했으나, 디코더의 보조입력신호를 통해 3입력 디코더 두개와 자체적으로 구성한 1입력 디코더를 통해 4입력 디코더를 구성할 수 있음을 예비보고서 문항과 가상의 회로 시뮬레이션을 통해 확인해볼 수 있었다....2025.01.12
-
전기및디지털회로실험 실험8 결과보고서2025.01.121. 7-세그먼트 표시기 7-세그먼트 표시기는 디지털 방식으로 십진수 숫자를 표시하는 데 널리 사용되고 있다. 이 실험에서는 7-세그먼트 표시기의 구성원리를 이해하고 이를 구동하는 방법을 실습하였다. 7-세그먼트 표시기는 전용 디코더와 함께 사용되는데, 디코더는 BCD 코드를 7-세그먼트 표시기의 적절한 입력으로 변환해준다. 이 실험에서는 7447 디코더를 사용하여 BCD 입력에 따른 7-세그먼트 표시기의 동작을 확인하였다. 2. 7447 디코더 7447 디코더는 BCD 코드를 입력받아 7-세그먼트 표시기의 적절한 입력으로 변환해주...2025.01.12
-
[부산대 어드벤처디자인] 8장 multiplexer, decoder 및 encoder 예비보고서2025.01.121. MUX/DEMUX 구조와 동작원리 실험의 목적은 MUX/DEMUX와 Encoder/Decoder의 구조와 동작원리를 이해하고 이를 응용하는 능력을 기르는 것입니다. 4 to 1 MUX와 1 to 4 DEMUX의 회로를 구성하고 동작을 이해하며, 3 to 8 MUX와 8 to 3 DEMUX의 회로를 구성하고 동작을 이해하는 것이 실험의 내용입니다. 2. 멀티플렉서의 구조와 기능 멀티플렉서는 여러 개의 입력 중 하나를 선택하여 그 값을 출력에 연결해주는 회로 소자입니다. 1개의 멀티플렉서는 2개의 데이터 입력, n개의 제어 입력 ...2025.01.12