
총 125개
-
전기회로설계실습 실습4 예비보고서2025.01.201. Thevenin 등가회로 설계 Thevenin 등가회로를 설계, 제작, 측정하여 원본 회로 및 이론값과 비교하는 것이 이 실습의 목적입니다. 브리지 회로에서 부하 저항 RL에 걸리는 전압과 전류를 이론적으로 계산하고, Thevenin 등가회로의 Vth와 Rth를 구한 뒤 실험적으로 검증하는 내용이 포함되어 있습니다. 1. Thevenin 등가회로 설계 Thevenin 등가회로 설계는 전기 회로 분석에 있어 매우 중요한 개념입니다. Thevenin 등가회로는 복잡한 회로를 간단한 등가 회로로 변환할 수 있게 해줌으로써 회로 분석...2025.01.20
-
회로이론및실험1 7장 중첩의 원리 A+ 예비보고서2025.01.131. 중첩의 원리 선형 시스템은 중첩의 원리를 따른다. 중첩의 원리는 선형 시스템이 하나 이상의 독립 전원에 의해 여기되거나 구동될 때마다 전체 응답은 개별 응답의 합이라는 것을 말한다. 개별 응답은 하나만 활동하는 독립 전원의 응답이다. 선형 회로 소자를 상호 연결하여 만든 회로를 다루기 때문에 그들이 하나 이상의 독립 에너지원에 의해 구동될 때 그런 회로의 해석에 대해 직접적으로 중첩의 원리를 적용할 수 있다. 2. 노드 전압 방법 노드 전압 방법을 사용하여 회로를 분석하였다. 왼쪽 essential node부터 각각 Va, V...2025.01.13
-
회로이론및실험1 5장 전류분배기와 전압분배기 A+ 결과보고서2025.01.131. 전압 분배기 실험 결과에 따르면 전압 분배기 회로에서 저항이 직렬로 연결되어 있으므로 전압은 저항의 크기에 정비례하게 분배된다는 것을 확인할 수 있었다. 측정값과 예측값의 차이는 도선 저항, 멀티미터 오차 등의 요인으로 인해 발생한 것으로 보인다. 2. 전류 분배기 실험 결과에 따르면 전류 분배기 회로에서 저항이 병렬로 연결되어 있으므로 전류는 저항의 크기에 반비례하게 분배된다는 것을 확인할 수 있었다. 가변저항 값을 변화시키며 전류 변화를 관찰한 결과 이를 뒷받침하는 것을 알 수 있었다. 1. 전압 분배기 전압 분배기는 전기...2025.01.13
-
회로이론및실험1 14장 RLC 직병렬 회로 A+ 결과보고서2025.01.131. RLC 직렬 회로 RLC 직렬 회로에서 Xl>Xc이면 각 소자의 전압들의 합에 대한 페이저는 0~90° 존재할 것이고, Xl<Xc이면 각 소자의 전압들의 합에 대한 페이저는 0~-90°에 존재할 것입니다. Vc는 공진주파수와는 관계없이 주파수가 증가할수록 점점 감소하였고, Vl은 공진주파수와는 관계없이 주파수가 증가할수록 점점 증가하였고, Vr은 공진주파수 이전에는 주파수에 비례하였다가 공진주파수(Xl=Xc)일 때 최댓값을 가지고, 공진주파수 이후에는 점점 감소하게 되었습니다. I도 공진주파수 이전에는 주파수에 비례하였다가 공...2025.01.13
-
회로이론및실험1 3장 직렬회로 및 병렬회로A+ 예비보고서2025.01.131. 옴의 법칙 옴의 법칙 i`=` {V} over {R}로 흐르는 전류의 값을 구할 수 있다. 회로(c)에서 전압분배 법칙에 의해 V _{1``} `=` {R _{1}} over {R _{eq}} V _{s} ,V _{2} `=` {R _{2}} over {R _{eq}} V _{s}로 각 저항에 걸리는 전압을 구할 수 있다, 옴의 법칙을 적용하여 I _{3`} `=` {V _{1}} over {R _{1}} `=` {V _{2}} over {R _{2}} 회로에 흐르는 전류의 값을 구할 수 있다. 2. 전압분배 법칙 회로(c)에...2025.01.13
-
회로이론및실험1 16장 미분기와 적분기 회로 A+ 결과보고서2025.01.131. 적분기 실험 결과를 통해 커패시터가 충전과 방전을 반복한다는 것을 알 수 있다. 구형파를 입력 전압으로 주었으므로 구형파가 high일 때 충전이 되고, low일 때 방전이 된다는 사실을 알 수 있다. 시정수는 RC로 결정되므로, 커패시터의 값이 커질수록 시정수 또한 커진다는 사실 또한 확인할 수 있었다. PSPICE를 통해 전류를 측정했고 이를 통해 실험을 통해 나온 출력전압의 값이 전류의 적분형태라는 것을 확인할 수 있었다. 2. 미분기 실험 결과를 통해 구형파가 상승할 경우 인덕터에 순간적으로 많은 전하가 이동하게 되어 인...2025.01.13
-
회로이론및실험1 7장 중첩의 원리 A+ 결과보고서2025.01.131. 중첩의 원리 실험 결과에 따르면 회로 1 그대로 V_R을 계산했을 때의 결과 값과 V_2만 제거했을 때 V_R값과 V_1만 제거했을 때 V_R값을 더한 값이 거의 같은 것으로 나타났습니다. 이를 통해 실험 2의 회로가 Additive하다는 것을 확인할 수 있었습니다. 또한 V_2의 값을 2배 시켰더니 V_R의 값도 2배에 가깝게 출력되었기 때문에 이 회로는 Homogeneous하다고 할 수 있습니다. 따라서 실험 2의 회로는 Additive와 Homogeneous를 모두 만족하므로 Linear하다고 결론지을 수 있습니다. 1....2025.01.13
-
회로이론및실험1 16장 미분기와 적분기 회로 A+ 예비보고서2025.01.131. 적분기 회로 적분기 회로는 커패시터와 연산증폭기의 성질을 이용하여 구성할 수 있다. 입력신호를 적분하여 출력신호로 나타내며, 저주파 이득을 제한하기 위해 저항 Rs를 병렬로 연결한다. 시상수 RC는 입력신호의 주기와 비슷한 값으로 결정한다. 2. 미분기 회로 미분기 회로는 적분기와 유사하게 커패시터와 연산증폭기의 성질을 이용하여 구성할 수 있다. 입력신호를 미분하여 출력신호로 나타내며, 고주파 이득이 커지는 문제를 해결하기 위해 입력신호와 커패시터 사이에 Rs를 연결한다. 3. RC 적분기 특성 RC 적분기에 구형파가 입력되면...2025.01.13
-
유도형 회로에 대해서2025.05.021. 유도형 회로의 정의 유도형 회로는 유도기와 유도기에 대한 교류 기전력 발전기를 포함하는 회로를 나타낸다. 유도기전력(xi)과 회로 내 퍼텐셜차(vL)가 같으며, 유도기전력(xi)은 강제 진동에 의한 sin 함수로 나타낼 수 있다. 이를 통해 유도용량에 걸리는 퍼텐셜차(vL)와 유도기에 흐르는 전류(iL)를 구할 수 있다. 2. 유도형 반응저항 유도기전력(xiL)은 유도용량(L)에 시간에 따른 전류의 변화율(di/dt)을 곱한 값으로 정의된다. 유도기전력(xiL)과 퍼텐셜차(vL)가 반대 방향이므로 vL = -L(di/dt)의 ...2025.05.02
-
전기회로설계 및 실습_설계 실습1. 저항, 전압, 전류의 측정방법 설계_결과보고서2025.01.211. 저항 측정 2-wire 측정법과 4-wire 측정법을 통해 저항을 측정하는 방법을 설계하고 실습을 통해 확인했습니다. 10 kΩ 저항을 측정한 결과 2-wire 측정법에서는 0.9%의 오차가 있었지만, 4-wire 측정법에서는 1% 이하의 오차를 보였습니다. 또한 저항 값이 낮은 경우 4-wire 측정법이 더 정확한 것을 확인했습니다. 2. 전압 측정 건전지의 양단에 연결하여 전압을 측정한 결과 6.48V를 얻었고, 극성을 반대로 연결하면 -6.48V가 나왔습니다. DMM으로 측정한 전압 값은 4.504V로 오차가 0.09%였...2025.01.21