
총 13개
-
OP-AMP 연산 증폭 회로 실험 결과보고서2025.01.041. OP-AMP 연산 증폭 회로 이번 실험의 목표는 OP-AMP를 사용하여 전압 증폭을 알아보는 것이었습니다. 이론적으로 OP-AMP는 두 개의 입력단자와 한 개의 출력단자를 가지며, 두 입력단자 전압 간의 차이를 증폭하는 증폭기입니다. 이상적인 OP-AMP의 조건은 무한대의 전압이득, 무한대의 입력저항, 영 옴의 출력저항, 무한대의 대역폭, 영인 오프셋 전압과 전류, 온도에 따른 소자 파라미터 변동이 없어야 합니다. 하지만 실험 결과, 예상한 사인파 형태의 출력 전압이 아닌 11.3V의 직류 전압이 측정되었습니다. 이는 전원 공...2025.01.04
-
OP-Amp의 정의 및 특성과 반전증폭기2025.01.041. OP-Amp의 정의 및 특성 OP-Amp는 덧셈이나 적분 등의 연산기능을 갖게 할 수 있는 고이득의 직류 증폭기로, 연산 증폭기라고 한다. OP-Amp는 입력단, 증폭단, 출력단으로 구성되며, 이상적인 OP-Amp는 무한대의 이득, 입력 저항, 주파수 대역폭을 가지지만 실제 OP-Amp는 이보다 낮은 특성을 가진다. OP-Amp는 가산, 감산, 적분, 미분 등의 연산 회로에 사용될 수 있다. 2. 반전증폭기 반전증폭기는 OP-Amp의 반전 입력단자에 신호를 인가하여 출력 전압이 입력 전압과 반대 극성을 가지는 회로이다. 반전증...2025.01.04
-
전기전자공학실험-전류원 및 전류 미러 회로2025.04.301. 전계효과 트랜지스터 (JFET) JFET는 전압을 증폭시키는 트랜지스터이며, 유니폴라 소자로 한 종류의 캐리어에 의해 전류가 형성된다. JFET는 BJT보다 온도적으로 더 안정되어 있어 트랜지스터의 손상 위험이 큰 직접회로에 많이 사용된다. JFET의 특성으로는 V_GS=0V, V_DS>0일 경우 n채널의 내부 전자들이 양의 전위인 드레인쪽으로 이동하여 소스방향으로 전류가 흐르며, V_GS<0V일 경우 소스쪽의 공핍영역이 커져 n채널의 전자흐름을 방해하게 된다. 2. 전류원 전류원은 부하의 조건에 상관없이 항상 일정한 전류를 ...2025.04.30