
총 13개
-
전압 체배기 회로의 특성 실험2025.05.111. 전압 체배기 회로 전압 체배기 회로는 입력 신호의 전압을 높이는 데 사용되는 회로입니다. 커패시터와 다이오드를 사용하여 커패시터의 충전 및 방전을 통해 높은 출력전압을 생성합니다. 2배 전압채배기에서는 2개의 커패시터와 2개의 다이오드로 구성된 배전압 회로에서 출력 전압은 입력 전압의 약 2배에서 다이오드의 순방향 전압 강하를 뺀 값이 됩니다. 3배 전압채배기와 4배 전압채배기도 각각의 3개의 커패시터,다이오드 4개의 커패시터,다이오드로 구성되어 같은 출력전압그래프를 확인할 수 있었습니다. 이를 통해 전압채배기에서 사용되는 커...2025.05.11
-
중앙대 전자회로설계실습 결과9. 피드백증폭기(Feedback Amplifier) A+2025.01.271. Series-Shunt 피드백 증폭기 Series-Shunt 피드백 증폭기 회로를 구성하고 입력전압을 변화시키며 출력전압을 측정하였다. 입력저항과 부하저항을 변화시켜도 출력전압이 거의 유사하게 나타나는 것을 확인하였다. 이를 통해 피드백 증폭기의 동작이 입력임피던스나 부하 임피던스에 영향을 받지 않음을 알 수 있었다. 또한 전원전압 변화에도 입출력 이득이 일정하게 유지되는 것을 확인하였다. 2. Series-Series 피드백 증폭기 Series-Series 피드백 증폭기 회로를 구성하고 입력전압을 변화시키며 LED 전류를 측...2025.01.27
-
[회로기초실험]연산 증폭기2025.01.031. 연산 증폭기 연산 증폭기는 매우 높은 이득을 가진 직결 증폭기로, 외부 귀환을 이용하여 이득과 임피던스 특성을 제어할 수 있습니다. 연산 증폭기는 트랜지스터로 구성되어 있으며, 제조 공정에서 발생하는 오차를 조절할 수 있는 오프셋 저항을 통해 정밀한 입출력 특성을 가질 수 있습니다. 연산 증폭기는 이상적인 특성을 가정하여 회로 설계가 쉬워지며, 반전 증폭기와 같은 기본 회로를 구성할 수 있습니다. 1. 연산 증폭기 연산 증폭기(Operational Amplifier, Op-Amp)는 전자 회로에서 매우 중요한 역할을 하는 핵심...2025.01.03