
총 94개
-
KVL 예비보고서2025.04.271. Kirchhoff's Voltage Law (KVL) Kirchhoff의 전압법칙을 이해하고 실험적으로 확인하는 것이 이 실험의 목적입니다. 단일 전압원과 다중 전압원 회로에 대해 KVL이 성립하는지 확인하는 실험을 진행합니다. 2. 전압/전류/저항 측정 멀티미터를 사용하여 회로의 전압, 전류, 저항을 측정할 수 있습니다. 회로의 단락 및 개방 상태도 확인할 수 있습니다. 전류 측정 시 퓨즈가 정상적인지 확인해야 합니다. 3. 직류 전원 장치 사용법 직류 전원 장치의 단자 연결 방법과 작동 방법을 설명합니다. 회로에 전압을 공...2025.04.27
-
[기초전자실험 with pspice] 08 테브난의 정리 결과보고서 <작성자 학점 A+>2025.04.281. 테브난의 정리 이번 실험에서는 테브난의 정리를 확인하기 위해 기본 회로와 테브난 등가회로를 구성하고 측정한 결과를 비교하였다. 기본 회로에서 부하저항에 걸린 전압과 테브난 등가회로의 전압이 거의 비슷하였고, 부하저항에 흐르는 전류도 약간의 오차가 있지만 매우 유사하였다. 따라서 테브난의 정리를 신뢰성 있게 확인할 수 있었다. 이번 실험을 통해 브레드보드를 이용한 회로 구성과 측정 방법에 대한 자신감도 얻게 되었다. 1. 테브난의 정리 테브난의 정리는 수학 분야에서 매우 중요한 정리입니다. 이 정리는 복소수 평면에서 해석 함수의...2025.04.28
-
[A+] 중앙대학교 전기회로 설계실습 예비보고서 4. Thevenin등가회로 설계2025.04.291. 브리지 회로 브리지 회로에서 R1에 걸리는 전압과 R2에 흐르는 전류를 nodal analysis를 통해 구하였다. R1에 걸리는 전압은 약 5V이고, R2에 흐르는 전류는 약 1A이다. 2. Thevenin 등가회로 설계 부하를 제거하고 전압원을 단락시켜 Thevenin 등가저항 Rth를 구하였다. 그리고 부하를 제거한 상태에서 양단의 전압을 측정하여 Thevenin 등가전압 Vth를 구하였다. 이를 통해 Thevenin 등가회로를 설계하였다. 3. Thevenin 등가회로 실험 Thevenin 등가저항 Rth를 측정하기 위...2025.04.29
-
[A+]floyd 회로이론 예비레포트_9 병렬회로(LTspice 시뮬레이션)2025.05.131. 병렬회로 병렬회로란 전류가 흐르는 통로가 둘 이상인 회로이다. 즉, 평행한 두 선 사이에 하나의 전압 원과 여러 개의 회로 소자들이 연결된 회로이다. 병렬회로에서 전압은 각 회로 소자에 같게 인가된다. 이때 전류가 흐르는 길은 가지(branch)라고 부르는데, 이 가지에 흐르는 전류는 그 가지의 저항과 전압 원에 의해서만 결정된다. 병렬회로에서는 많은 가지들이 병렬회로에 연결되면 합성 저항값은 작아진다. 병렬 가지가 늘어가면서 전류가 흐르도록 새로운 통로가 생긴다. 따라서 컨덕턴스는 증가하게 되고, 회로에 흐르는 총 전류가 더...2025.05.13
-
중앙대 전기회로설계실습 예비보고서42025.05.141. Thevenin 등가회로 설계 이 보고서에서는 Thevenin 등가회로를 설계, 제작, 측정하여 원본 회로 및 이론값과 비교하는 것을 목적으로 합니다. 브리지 회로에서 부하 저항 RL에 걸리는 전압과 전류를 이론적으로 계산하고, Thevenin 등가회로의 Vth와 Rth를 구합니다. 또한 실험적으로 Vth와 Rth를 측정하는 방법을 설명하며, 부하가 포함된 Thevenin 등가회로를 그리고 RL의 전압과 전류를 측정하는 회로를 제시합니다. 1. Thevenin 등가회로 설계 Thevenin 등가회로 설계는 전기 회로 분석에 있...2025.05.14
-
중앙대 전기회로설계실습 예비보고서7 (보고서 1등)2025.05.101. DMM의 내부저항 측정 DMM의 내부저항을 측정하는 방법은 다음과 같다. 1) DMM을 직류전압 측정모드(DCV)로 설정한다. 2) 매우 큰 저항(20MΩ)을 DMM과 연결한다. 3) DMM에 표시된 값을 기록한다. 4) DMM의 내부저항이 10MΩ정도이므로 매우 큰 저항이 연결될 경우 DMM의 저항이 연결된 저항의 전압에 영향을 주어 Voltage Divider 현상이 발생한다. 이를 통해 DMM의 내부저항을 계산할 수 있다. 2. RC time constant 측정 RC time constant를 측정하는 방법은 다음과 같...2025.05.10
-
기초회로실험 중첩의 정리와 가역정리 실험 예비보고서2025.04.291. 중첩의 원리 다수의 전원을 포함하는 선형 회로망에서 회로 내에서 임의 점에 흐르는 전류 또는 두 점간의 전압은 각각의 전원이 개별적으로 적용될 때의 전류와 두 점간의 전압을 합한 것과 같다는 정리를 중첩의 정리라고 한다. 여기서 각 전원의 개별 적용이라는 것은 다른 전원을 제거한다는 것을 의미한다. 2. 가역정리 선형 수동 회로망에서 순방향 입출력비와 역방향 입출력비가 같음을 의미한다. 이는 입력과 출력을 전압과 전류의 관계로 교환할 수 있으며 이러한 관계를 전달저항(transfer resistance)라고 하며 순방향의 비를...2025.04.29
-
중앙대 전자회로 설계 실습 결과보고서4_MOSFET 소자 특성 측정2025.01.111. MOSFET 회로 제작 및 측정 설계실습 4 결과보고서. MOSFET 소자 특성 측정4. 설계실습 내용 및 분석 (결과 report 작성 내용)$ 4.1 MOSFET 회로의 제작 및 측정(A) 그림 1의 회로를 제작하여라. 이때, =1MΩ으로 설정한다. 또한, DC Power Supply를 회로에 연결 전에 =0V, =5V로 조정 후 Outp 후에 ut OFF 연결한다. 실제 실험사진구현회로(B) 를 1.0V부터 0.1V씩 높여가며 Power Supply의 를 인가하는 Port의 전류를 측정한다. 측정한 전류가 130mA이상이...2025.01.11
-
기초전자공학실험(서강대) - 1. 멀티미터에 의한 측정 결과 보고서2025.01.151. 저항 측정 실험을 통해 저항 값을 측정하였으며, 이론치와 측정치 간에 약간의 오차가 발생하였음을 확인하였다. 오차의 원인으로는 멀티미터 내부 건전지 소모에 따른 전압 감소로 인한 것으로 분석되었다. 0옴 조정을 통해 이러한 오차를 줄일 수 있음을 확인하였다. 2. 전압 측정 직렬 연결된 회로에서 각 저항에 걸리는 전압을 측정하였으며, 이론치와 측정치 간에 약간의 오차가 발생하였음을 확인하였다. 이는 전압계의 내부 저항과 측정 저항의 병렬 연결로 인한 것으로 분석되었다. 전압 측정 시 전압계와 전압원을 병렬로 연결해야 함을 확인...2025.01.15
-
키르히호프의 전압 법칙 실험하기2025.05.091. 키르히호프의 전압 법칙 키르히호프의 전압 법칙(KVL, Kirchhoff's Voltage Law)은 다음의 명제를 만족한다. '닫힌 하나의 루프안의 전압(또는 전위차)의 합은 0이다.' 이는 전자기학 전체에 널리 통용되는 옴의 법칙인 V = IR과 관련이 있다. 키르히호프의 전압 법칙은 전기회로에서 전하량과 에너지 보존을 다루는 이론식 중 하나이다. 2. 저항 측정 실험에서는 디지털 멀티미터(DMM)을 사용하여 저항을 측정하였다. 저항 측정 시 발생할 수 있는 오차 요인으로는 DMM 내부의 저항, 접촉 저항, 도선의 저항, ...2025.05.09