
총 50개
-
[전기회로실험1]결과보고서 chapter82025.05.051. 중첩의 원리 실험 결과 표 8-1에서 전류 I1과 I2의 이론값과 측정값의 차이는 약 10% 내외로 나타났습니다. 이는 실험에 사용된 저항 값의 차이와 측정 장비의 오차로 인한 것으로 보입니다. 또한 전류 IL의 이론값, 계산값 및 측정값 간에도 약간의 차이가 있었는데, 이 역시 저항 값의 차이와 측정 오차로 인한 것으로 생각됩니다. 1. 중첩의 원리 중첩의 원리는 복잡한 시스템을 이해하고 설계하는 데 매우 중요한 개념입니다. 이 원리에 따르면, 큰 시스템은 더 작은 하위 시스템으로 구성되며, 각 하위 시스템은 자체적인 구조와...2025.05.05
-
전기전자공학실험-공통 소스 트랜지스터 증폭기2025.04.301. 공통 소스 증폭기(Common Source Amplifier) 소스(Source)부분이 접지되어 입력전압과 출력전압의 기준이 되어 공통 소스 증폭기라고 불리며, 입력은 Gate, 출력은 Drain에 연결되어있다. BJT 공통 이미터 증폭기와 유사한데 게이트 방면을 통하여 들여다보는 쪽은 역방향 바이어스가 걸린 접합면이므로 입력 임피던스가 매우 크고 그로 인하여 높은 전류이득과 BJT에 비해 떨어지는 편이지만 전압이득 모두 가질 수 있다. JFET은 입력신호원의 출력 임피던스가 높은 경우에 높은 전류 이득을 얻기 위한 회로에 사...2025.04.30
-
전기전자공학실험-BJT의 고정 및 전압분배기 바이어스2025.04.301. 쌍극성 트랜지스터(BJT) 쌍극성 트랜지스터(BJT)는 차단, 포화, 선형 세 가지 모드에서 동작한다. 각 모드에서 트랜지스터의 물리적 특성과 외부에 연결된 회로에 의해서 트랜지스터의 동작점이 유일하게 결정된다. 차단 모드에서 트랜지스터는 거의 개방 스위치로 동작하며 이미터에서 컬렉터로 작은 양의 역방향 전류만이 존재한다. 포화 모드에서는 컬렉터에서 이미터로 최대 전류가 흐르며, 단란 스위치와 유사하게 동작한다. 흐르는 전류량은 트랜지스터에 연결된 외부 회로에 의해서 제한된다. 이들 두 동작 모드가 디지털 회로에 사용된다. 최...2025.04.30
-
전기전자공학실험-29&30.선형 연산 증폭기 회로 및 능동 필터 회로2025.04.301. 선형 연산 증폭기 회로 연산 증폭기는 반전 입력단자와 비반전 입력단자를 가진 이득이 매우 큰 증폭기이다. 이 증폭기는 외부에 저항을 추가하여 연산증폭기 자체의 이득보다는 훨씬 작지만 외부 저항 만에 의해 결정되는 이득이 정확한 증폭기를 만들 수 있다. 또, 각 입력신호마다 원하는 크기의 전압이득을 갖도록 하면서 이들을 합하는 회로를 만들 수도 있다. 2. 능동 필터 회로 연산 증폭기를 사용하여 저역통과, 고역통과 또는 대역통과 필터로 동작하는 능동필터회로를 제작할 수 있다. 필터동작은 주파수의 함수로 필터의 출력이 감쇄되는 것...2025.04.30
-
전기전자공학실험-A급 및 B급 전력 증폭기2025.04.301. A급 증폭기 A급 증폭기는 정해진 작동 영역 내에서 교류 파형 전체를 증폭해야 하므로 효율이 30%이하이다. 입력신호가 증가하면, 입력전력은 변함없고, 출력전력은 증가한다. A급 증폭기는 인가된 신호와 무관하게 전압원으로부터 동일한 전력을 끌어 쓴다. 입력전력은 다음 식으로부터 계산된다. 증폭기가 공급하는 신호전력은 다음 식으로 계산 할 수 있으며, 증폭기의 효율은 이다. 전력 효율이 낮은 이유는 입력전류에 무관하게 A급 증폭기는 항상 가 항상 흐르므로 전력소비가 커 효율이 떨어지게 된다. 출력신호가 주기의 360º 전체에 걸...2025.04.30
-
전기전자공학실험-공통 베이스 및 이미터 폴로어2025.04.301. 공통 베이스 트랜지스터 증폭기 공통 베이스 트랜지스터 증폭기는 주로 고주파 응용에 사용되며, 작은 입력 임피던스와 중간 정도의 출력 임피던스를 가지고 전압 이득을 크게 할 수 있다. 전압 이득은 RC/re로 주어진다. 입력 임피던스는 re, 출력 임피던스는 RC이다. 2. 이미터 폴로어 트랜지스터 증폭기 이미터 폴로어 트랜지스터 증폭기는 입력 임피던스가 높고 출력 임피던스가 낮다. 전압 이득은 1보다 낮지만 전류 이득과 전력 이득은 높다. 입력 신호와 출력 신호의 위상이 같으므로 위상 반전이 일어나지 않는다. 3. 공통 베이스...2025.04.30
-
전기전자공학실험-공통 이미터 증폭기 설계2025.04.301. 공통 이미터 증폭기 설계 공통 이미터 증폭기 회로는 높은 전류이득을 가지며, 입력을 베이스로 인가하여 출력을 컬렉터에서 얻습니다. 출력저항 RL이 증가하면 증폭도가 증가하여 진폭도 증가합니다. 공통 이미터 증폭기 설계 시 트랜지스터의 정규 규격을 파악하고, VCC, 전압이득, 입력임피던스, 부하저항의 최소값과 출력임피던스, 교류출력전압스윙의 최대값을 정합니다. 또한 커플링/바이패스 커패시터 선정, VE 설정, Rc 값 계산, 전압 이득 확인, 입력 임피던스와 출력 임피던스 확인 등의 과정을 거칩니다. 2. 공통 이미터 증폭기 ...2025.04.30
-
전기전자공학 저항기 색코드와 저항값 측정 레포트2025.05.041. 아날로그 VOM 사용 아날로그 테스트기의 저항 눈금은 저항값과 반비례 관계로 존재하기 때문에 0의 근처에서는 눈금 1개의 폭이 넓고, 무한대 근처에서는 비교적 폭이 촘촘하다. 눈금이 0에서 멀어질수록 정밀도가 낮으며, 눈금이 0에 가깝게 읽을수록 정밀도가 높아 정확한 값을 얻을 수 있다. 따라서 저항계의 눈금을 0 근처에서 읽은 값이 무한대 근처에서 읽은 값보다 오차율이 적기 때문에 더 신뢰성이 있다고 할 수 있다. 2. 단락 회로와 유사한 효과 단락 회로란 회로 소자를 통하여 흐르는 전류에 관계없이 소자 양단의 전압값이 항상...2025.05.04
-
[전기회로실험1]결과보고서 chapter102025.05.051. Norton의 정리 실험을 통해 Norton의 정리를 확인하였습니다. 실험 결과표에서 합성저항 Rab, 단락전류 Isc, 부하전류 IL의 이론값과 측정값이 비슷하게 나왔습니다. 이는 전원전압, 실험에 사용된 저항, 측정장비의 오차로 인해 발생한 것으로 보입니다. Norton의 정리는 회로를 하나의 전류원과 병렬 저항으로 변환시키는 것으로, Thevenin의 정리와 차이가 있습니다. 1. Norton의 정리 Norton의 정리는 전기 회로 이론에서 매우 중요한 개념입니다. 이 정리는 전압원과 전류원을 등가 회로로 변환하는 방법을...2025.05.05
-
5주차 예비 보고서 19장 논리회로 응용 및 Karnaugh Map (1)2025.05.011. 조합논리회로 조합 논리회로는 입력의 변화가 바로 출력에 반영되며, 특정 시점의 출력이 그 시점의 입력에 의해서만 결정됩니다. 반면 순차 논리회로는 상태 값을 저장해두고 그 상태 값이 다시 입력으로 들어가서 다음 상태 값과 출력을 결정하는 회로입니다. 2. 곱의 합 회로(Sum of Product) 곱의 합 회로는 AND-OR 게이트로 구현되며, 최소항이 1인 칸들을 인접한 항에 대하여 2의 배수로 묶어서 최소화할 수 있습니다. 3. 합의 곱(Product of Sum) 회로 합의 곱 회로는 OR-AND 게이트로 구현되며, 출력...2025.05.01