
총 33개
-
중앙대학교 아날로그및디지털회로 예비보고서12025.01.201. High-Pass Filter 설계 설계실습 계획서1-3-1에서는 초전형 적외선 센서(RE200B)와 증폭기 사이에 신호를 전달하는 High-Pass Filter(DC-block, 3-dB freq.=5 Hz)를 R과 C를 이용하여 설계하는 내용이 다루어졌습니다. 주어진 C 값 10uF와 3dB 주파수 5Hz를 이용하여 R 값을 3.183kΩ으로 계산하였습니다. 2. 2-stage Op-amp 반전증폭기 설계 1-3-2에서는 적외선 센서의 출력신호를 증폭시키기 위해 2-stage Op-amp 반전증폭기를 설계하였습니다. 각 반...2025.01.20
-
아날로그 및 디지털회로 설계 실습 실습5_전압제어 발진기_예비보고서2025.01.211. 전압제어 발진기(VCO) 전압제어 발진기(VCO: Voltage Controlled Oscillator)를 설계하고 전압을 이용한 발진 주파수의 제어를 실험으로 확인한다. 슈미츠 회로의 특성을 분석하고, 출력 주파수 식을 도출한다. 전압제어 발진기를 설계하고 출력 파형을 관찰하며, 전압 변화에 따른 주파수 변화를 그래프로 나타낸다. 또한 중심 주파수 2kHz가 되도록 회로를 설계하고, 슈미츠 회로의 저항비와 커패시터 값 변화에 따른 출력 파형을 관찰한다. 1. 전압제어 발진기(VCO) 전압제어 발진기(VCO)는 전자 회로에서 ...2025.01.21
-
연세대 23-2 기초아날로그실험 A+5주차 결과보고서2025.01.031. Passive LPF Design 이번 실험에서는 Passive LPF 회로를 구현하였다. 이론적으로 4kHz의 cut off frequency를 만족하는 커패시터와 인덕터 값을 계산하였고, 실제 실험에서는 유사한 소자를 직/병렬로 연결하여 구현하였다. 실험 결과, cut off frequency가 4kHz로 나타났지만 이론값과 7.24%의 오차가 있었다. 이는 실제 소자 값의 차이와 노이즈 등의 영향으로 인한 것으로 분석된다. 2. Active BRF Design 다음으로 Active BRF 회로를 구현하였다. 이론적으로 6...2025.01.03
-
OP-amp 아날로그회로 설계 프로젝트2025.01.051. Folded-Cascode OP-Amp 설계 Folded-Cascode OP-Amp 설계에 대한 내용이 포함되어 있습니다. 회로 구조, 설계 과정, 사양 및 시뮬레이션 결과 등이 자세히 설명되어 있습니다. 이를 통해 Folded-Cascode OP-Amp의 특성과 설계 방법을 이해할 수 있습니다. 2. Charge Scaling DAC 설계 Charge Scaling DAC 설계에 대한 내용이 포함되어 있습니다. 회로 구조, 레이아웃, 시뮬레이션 결과 등이 자세히 설명되어 있습니다. 이를 통해 Charge Scaling DAC...2025.01.05
-
아날로그 및 디지털회로 설계 실습 실습10_7-segment Decoder 회로 설계_예비보고서2025.01.211. 7-segment와 Decoder 7-segment와 Decoder를 이해하고 관련 회로를 설계하는 것이 이 실습의 목적입니다. 7-segment 디스플레이는 숫자 0부터 9까지를 표현할 수 있는 디스플레이 장치이며, Decoder는 이진 입력 신호를 7-segment 디스플레이에 맞는 출력 신호로 변환해주는 역할을 합니다. 이 실습에서는 7-segment/Decoder 진리표를 작성하고, Karnaugh 맵을 이용하여 간소화된 불리언식을 구한 뒤, Decoder와 7-Segment를 이용한 7-Segment 구동 회로를 설계...2025.01.21
-
적외선 정수기 텀프로젝트 아날로그 실험 및 설계2025.04.251. 적외선 센서 (TCRT-5000) 적외선 센서 TCRT-5000을 사용하여 물체 감지 기능을 구현하였습니다. 센서 민감도 향상을 위해 4.7K옴 저항을 연결하였고, 정수기 거리 조절을 위해 가변저항을 사용하였습니다. 2. 비교기 (LM324) 비교기 LM324를 사용하여 타이머 기능을 구현하였습니다. 물체가 감지되면 릴레이 코일에 전류가 흘러 접점이 변하고, 이때 비반전 단자에 전압이 흐르게 됩니다. 연산증폭기에 병렬로 연결된 커패시터가 타이머로 작용하여 전하가 충전되고, 충전이 완료되면 비교기에 의해 모터가 멈추게 됩니다. ...2025.04.25
-
아날로그 및 디지털회로 설계 실습 실습2_Switching Mode Power Supply (SMPS)_결과보고서2025.01.211. PWM 제어회로 PWM 제어회로의 가변저항 크기 변경을 통해 원하는 스위칭 주파수를 만들 수 있었고, 제어회로의 출력 펄스를 통해 SMPS 회로의 출력 전압을 조정할 수 있었다. 2. Buck Converter PWM 제어회로와 Buck Converter를 이용해 일정한 직류 출력을 내는 SMPS 회로를 설계하였다. 3. SMPS 회로 SMPS는 일정한 직류 출력 전압을 공급해주는 안정화 장치로 그 중요도가 높다. SMPS 회로 동작 중 부품의 기생 요소에 의한 전압 저하를 방지하기 위해 PWM 방식을 채택하였다. 4. PWM...2025.01.21
-
아날로그 및 디지털회로 설계 실습 실습2_Switching Mode Power Supply (SMPS)_예비보고서2025.01.211. SMPS (Switching Mode Power Supply) SMPS (Switching Mode Power Supply)의 동작 원리와 회로 모듈을 이해하여 SMPS를 설계할 수 있는 능력을 배양하는 것이 목적입니다. 준비물로는 PWM UC3845, MOSFET IRF540, Inductor, Capacitor, 저항, 가변저항, Diode, Inverter 등이 필요하며, 오실로스코프, 브레드보드, 파워서플라이, 함수발생기 등의 장비를 사용합니다. 설계 실습으로는 PWM 제어 회로 설계, Buck Converter 회로 ...2025.01.21
-
아날로그 및 디지털회로 설계 실습 실습11_카운터설계_예비보고서2025.01.211. 4진 비동기 카운터 4진 비동기 카운터에 1MHz의 구형파를 인가할 때, Q1 신호의 주파수는 0.5MHz이고 Q2 신호의 주파수는 0.25MHz입니다. 비동기식 4진 카운터에서 첫 번째 Flip Flop의 Q가 두 번째 Flip Flop으로 들어가고 Clk가 inverting되므로 입력 신호가 falling edge일 때 다음 신호가 변화합니다. 2. 8진 비동기 카운터 8진 비동기 카운터의 회로도를 그리고, CLK 입력에 버튼 스위치를 연결하여 버튼을 누를 때마다 카운트가 증가하도록 설계합니다. 또한 Q1, Q2, Q3 출...2025.01.21
-
아날로그및디지털회로설계실습 (예비)설계실습 11. 카운터설계 A+2025.01.291. 4진 비동기 카운터 4진 비동기 카운터의 동작을 설명하고, 1MHz의 구형파를 입력했을 때 Q1 신호의 주파수는 500kHz, Q2 신호의 주파수는 250kHz임을 확인하였다. 입력 신호, Q1 신호, Q2 신호의 파형을 그림으로 나타내었다. 2. 8진 비동기 카운터 버튼 스위치를 입력으로 사용하여 8진 비동기 카운터를 설계하였다. Q1, Q2, Q3 출력 신호에 LED를 연결하여 카운터의 상태를 확인할 수 있도록 하였다. 3. 10진 비동기 카운터 16진 비동기 카운터와 리셋 회로를 이용하여 10진 비동기 카운터를 설계하였다...2025.01.29