
총 35개
-
[A+]floyd 회로이론 예비레포트_12 테브낭 정리(LTspice 시뮬레이션)2025.05.131. 테브낭 정리 테브낭 정리는 임의의 선형회로를 내부 전압원과 내부 저항으로 구성된 등가회로로 변환할 수 있는 방법을 제공합니다. 이를 통해 회로의 특성을 간단하게 분석할 수 있습니다. 이 실험에서는 테브낭 등가회로를 구하고 부하저항의 효과를 비교하여 테브낭 정리의 유용성을 확인합니다. 2. 등가회로 변환 임의의 선형회로를 테브낭 등가회로로 변환하는 과정은 다음과 같습니다. 첫째, 구하려는 단자에서 부하저항을 제거하고 개방 단자 전압을 측정합니다. 둘째, 전원 등을 내부저항으로 대체하고 개방 단자에서 바라본 저항값을 계산합니다. ...2025.05.13
-
델타와이 변환 및 회로해석 결과보고서2025.01.121. 델타-와이 변환 이번 실험은 복잡한 회로, 델타 형 회로를 와이 형 회로로 변환해보고 두 값의 오차를 살펴보는 실험입니다. 실험에서는 주어진 저항값보다 10배 높은 값들을 이용하였고, 가변저항기 대신 델타 형 회로에 해당하는 값들을 직접 계산해 고정저항기를 사용하였습니다. 실험 결과, 델타 형 회로를 와이 형 회로로 변환해도 오차가 6% 정도로 크지 않아 두 회로를 등가회로라 볼 수 있습니다. 신호 회로망에 대한 델타-와이 변환은 효과적인 방법 중 하나이며, 복잡한 델타 형 회로가 제시된다면 와이 형 회로로 변환해 합성저항과 ...2025.01.12
-
[전기회로실험1]결과보고서 chapter102025.05.051. Norton의 정리 실험을 통해 Norton의 정리를 확인하였습니다. 실험 결과표에서 합성저항 Rab, 단락전류 Isc, 부하전류 IL의 이론값과 측정값이 비슷하게 나왔습니다. 이는 전원전압, 실험에 사용된 저항, 측정장비의 오차로 인해 발생한 것으로 보입니다. Norton의 정리는 회로를 하나의 전류원과 병렬 저항으로 변환시키는 것으로, Thevenin의 정리와 차이가 있습니다. 1. Norton의 정리 Norton의 정리는 전기 회로 이론에서 매우 중요한 개념입니다. 이 정리는 전압원과 전류원을 등가 회로로 변환하는 방법을...2025.05.05
-
전자회로(개정4판) - 생능출판, 김동식 지음 / 11장 연습문제 풀이2025.01.021. 연산증폭기의 응용회로 1. 그림 11-22에서 연산증폭기의 반전(-) 입력전압은 ±Vd 차동전압을 무시할 수 있으므로 연산증폭기의 비반전(+) 입력전압 또한 ±Vd이다. 따라서 출력전압 Vo는 ±Vd ± Vref이다. 2. 이 비교기는 히스테리시스와 제너제한을 가지며, 양단 전압은 항상 ±Vref이다. 3. 연산증폭기의 반전(-) 입력전압은 ±Vd 차동전압을 무시할 수 있으므로 연산증폭기의 비반전(+) 입력전압 또한 ±Vd이다. 4. 시정수 RC에 따른 출력 파형의 변화율을 설명하고 있다. 5. 그림 11-25에서 R1, R2...2025.01.02
-
등가 전원 정리_결과레포트2024.12.311. 테브난의 정리 테브난의 정리 실험을 통해 복잡한 회로를 하나의 전원과 하나의 저항으로 구성된 등가회로로 표현할 수 있음을 확인하였다. 실험 결과, 테브난의 등가 전압과 등가 저항을 계산하고 이를 이용하여 부하 전류를 구할 수 있었다. 오차 발생 원인으로는 저항 자체의 내부 오차, 측정 시 단자 인지 오류, 주변 온도 변화, 접촉 불량 등이 있었다. 향후 실험의 정밀도를 높이기 위해서는 정밀한 저항 사용, 온도 유지, 접촉 개선 등이 필요할 것으로 보인다. 2. 노튼의 정리 노튼의 정리 실험을 통해 복잡한 회로를 하나의 전류원과...2024.12.31
-
중첩의 원리 & 테브낭 노튼 정리 예비보고서2025.01.121. 중첩의 원리 중첩의 원리는 선형미분방정식으로 표현되는 모든 물리계에 대하여 성립하며, 특히 전기회로망에 대해서는 '다수의 전원을 포함하는 선형회로망에 있어서 임의의 점에 전류 및 전압은 개개의 전원이 독단적으로 작용할 때에 그 점의 전류 및 전압을 합한 것과 같다'라고 할 수 있다. 이를 실험적으로 증명하고, 전압원과 전류원을 이해하며 중첩의 원리에 대한 응용력을 키운다. 2. 테브낭 정리 테브낭의 정리는 어떠한 구조를 갖는 회로망도 그 임의의 두 단자 A-B 외측에 대해서 하나의 전원전압과 하나의 임피던스가 직렬연결된 것으로...2025.01.12
-
기초회로실험 테브닌노턴정리실험 예비보고서2025.04.291. Thevenin 정리 Thevenin 정리는 모든 선형회로망은 한 개의 등가전압원 V(TH)와 한 개의 등가저항 R(TH)의 직렬 연결로 대치할 수 있다는 내용이다. 등가저항과 등가전압을 계산하는 공식을 제공하고 있으며, 부하단자 R(L)에 흐르는 전류를 구하는 공식도 설명하고 있다. 2. Norton 정리 Norton 정리는 회로망을 임의의 두 단자를 기준으로 관찰할 때 등가전류 전원과 한 개의 등가저항을 병렬로 연결된 등가회로로 바꾸어 놓을 수 있다는 내용이다. 등가전류전원 I(N)과 등가저항 R(TN)을 계산하는 공식을 ...2025.04.29
-
전자회로(개정4판) - 생능출판, 김동식 지음 / 4장 연습문제 풀이2025.01.021. 바이폴라 접합 트랜지스터의 포화 및 차단 특성 1. 트랜지스터가 포화되기 위해서는 베이스-에미터 전압이 일정 값 이상이 되어야 한다. 포화가 되기 위한 베이스-에미터 전압의 최소값은 약 0.7V이다. 2. 트랜지스터가 차단되기 위해서는 베이스-에미터 전압이 0.7V 미만이 되어야 한다. 3. 트랜지스터의 포화 및 차단 특성을 분석하기 위해 KVL(Kirchhoff's Voltage Law)을 적용하여 관련 수식을 도출할 수 있다. 2. 트랜지스터의 등가 회로 및 파라미터 계산 4. 트랜지스터의 등가 회로를 이용하여 컬렉터-에미...2025.01.02
-
[예비보고서]중앙대학교 전자회로설계실습 Op Amp를 이용한 다양한 Amplifier 설계2025.05.101. 센서 측정 및 등가회로 센서의 출력전압을 오실로스코프로 직접 측정하여 peak to peak 전압이 200 mV였고, 10K 저항을 연결한 후 측정한 전압이 100 mV였다. 이를 통해 센서의 Thevenin 등가회로를 구할 수 있으며, Function generator와 저항으로 이를 구현할 때 Function generator의 출력을 100 mV로 설정해야 한다. 2. Inverting Amplifier 설계 및 시뮬레이션 2 KHz의 센서 출력을 증폭하여 출력이 1 V인 Inverting Amplifier를 설계하였다....2025.05.10
-
중앙대 전기회로설계실습 결과보고서12_수동소자의 고주파특성측정방법의 설계 (보고서 1등)2025.05.101. 수동소자의 고주파특성 측정 실제 회로에서 사용되는 회로소자의 등가회로를 이해하고 이 소자들이 넓은 주파수 영역에서 어떻게 동작하는지 이해하기 위해 실습을 진행하였다. RC 직렬 회로와 RL 직렬 회로의 주파수 응답을 측정하여 분석한 결과, 일정 주파수 이상에서 커패시터와 인덕터가 각각 인덕터와 커패시터의 성향을 띄기 시작하는 것을 확인하였다. 이를 통해 회로소자의 고주파 특성에 대한 이해를 높일 수 있었다. 1. 수동소자의 고주파특성 측정 수동소자의 고주파 특성 측정은 전자회로 설계 및 분석에 매우 중요한 부분입니다. 고주파 ...2025.05.10