
총 54개
-
광운대학교 전기공학실험 실험7. 디코더와 인코더 결과레포트2024.12.311. 디코더와 인코더 이 실험은 코드의 개념을 이해하고 이진코드와 BCD코드가 무엇인지 숙지하는 것을 목표로 합니다. 또한 디코더와 인코더의 원리와 구성방법을 실험을 통해 이해하고 이를 응용 및 설계하여 실용적 목적 회로 구성에 대한 연습을 진행합니다. 실험을 통해 NAND 게이트로 구성한 논리회로가 기존 회로와 동일하게 작동하는 것을 확인하였고, 74138 디코더와 74148 인코더의 동작 원리를 이해할 수 있었습니다. 또한 Enable 기능과 회로 구성법, 진리표 분석, 우선 기능 등을 실험적으로 확인할 수 있었습니다. 1. 디...2024.12.31
-
[예비보고서] 8.래치와 플립플롭2025.04.251. RS 래치 RS 래치는 Set과 Reset 입력을 가지고 있으며, CLK가 0일 때는 이전 출력이 유지되고 CLK가 1일 때는 입력에 따라 동작이 결정됩니다. R=1이면 Q(t+1)=1이 되어 Reset 상태가 되고, S=1이면 Q(t+1)=0이 되어 Set 상태가 됩니다. 또한 R=S=1은 정의되지 않으며, R=S=0은 CLK=0인 경우와 마찬가지로 이전 출력이 유지됩니다. 1. RS 래치 RS 래치는 디지털 회로에서 널리 사용되는 기본적인 메모리 소자입니다. 이 소자는 두 개의 상호 연결된 NOR 게이트로 구성되어 있으며,...2025.04.25
-
[논리회로실험] 실험 4. Multiplexer & Demultiplexer 결과보고서2025.05.081. Multiplexer 이번 실험에서는 IC칩을 여러 개 이용하여 Multiplexer을 구성해보고 다음으로 Multiplexer의 역할을 하는 단일칩을 이용하여 회로를 구성한 후 두 결과값을 비교해보았다. Multiplexer는 여러개의 입력으로 하나의 출력을 나타내는 역할을 하며, 컴퓨터에 여러개의 단말기가 연결되었을 때 단말기 연결을 하나로 묶어서 비용도 절감하고 관리의 편리성을 증가시키는데 사용되고 있다. 2. Demultiplexer 실험 2에서는 AND GATE와 NOT GATE로 Demultiplexer를 구성하였고...2025.05.08
-
조합논리회로와 순서논리회로의 종류 및 특징(회로) 조사2025.05.101. 조합논리회로 조합논리회로는 논리곱(AND), 논리합(OR), 논리 부정(NOT)의 세 가지 기본 논리회로의 조합으로 만들어지며, 입력 신호, 논리 게이트 및 출력 신호로 구성된다. 조합 논리회로는 순서 논리회로와 달리 들어온 입력에 그대로 출력되어 전 회로 등의 영향을 받지 않으며, 기억 소자도 사용하지 않는다. 조합 논리회로의 기본이 되는 가산기, 비교기, 디코더, 인코더, 멀티플렉서, 디멀티플렉서, 감산기 등을 알아보았다. 2. 순서논리회로 순서논리회로는 현재의 입력값과 이전 출력 상태에 따라 출력값이 결정되는 논리회로이다...2025.05.10
-
Semiconductor Device and Design - 9-102025.05.101. 1비트 가산기 및 감산기의 레이아웃 1비트 가산기 및 감산기의 레이아웃을 설명합니다. 캐리, 합, XOR 신호를 사용하여 1비트 가산기와 감산기의 회로를 구현합니다. 스위치를 0으로 설정하면 가산기, 1로 설정하면 감산기로 동작합니다. 2. 1비트 가산기 및 감산기의 기능 1비트 가산기와 1비트 감산기의 기능을 설명합니다. 1비트 가산기는 두 입력 비트와 캐리 비트를 더하여 합과 새로운 캐리 비트를 출력합니다. 1비트 감산기는 두 입력 비트와 캐리 비트를 빼서 차와 새로운 캐리 비트를 출력합니다. 3. 병렬 가산기 회로의 기능...2025.05.10
-
4주차 예비 보고서 18장 기본 논리 소자를 활용한 논리 회로2025.05.011. 직류 전원 장치 사용법 직류 전원 장치는 회로에 직류 전원을 공급하기 위해 사용하는 장치로써 전압 크기를 일정 범위 내에서 가변 공급하기 위하여 사용한다. 전원 스위치를 눌러 LCD 표시 창이 켜지면 전원이 켜지며, 가변 출력 단자의 +와 - 단자를 구분해 선을 꽂고 output1을 출력하려면 가변 출력 단자 채널 1번에 연결하여 전압을 5V로 맞춘 후 0.3V씩 전압을 내린다. 2. 7404 NOT 게이트 회로 구성 7404는 총 14개의 핀을 구성하고 있으며, 6개의 NOT 게이트로 존재한다. 14번 핀은 5V의 직류 전압...2025.05.01
-
5주차 예비 보고서 19장 논리회로 응용 및 Karnaugh Map (1)2025.05.011. 조합논리회로 조합 논리회로는 입력의 변화가 바로 출력에 반영되며, 특정 시점의 출력이 그 시점의 입력에 의해서만 결정됩니다. 반면 순차 논리회로는 상태 값을 저장해두고 그 상태 값이 다시 입력으로 들어가서 다음 상태 값과 출력을 결정하는 회로입니다. 2. 곱의 합 회로(Sum of Product) 곱의 합 회로는 AND-OR 게이트로 구현되며, 최소항이 1인 칸들을 인접한 항에 대하여 2의 배수로 묶어서 최소화할 수 있습니다. 3. 합의 곱(Product of Sum) 회로 합의 곱 회로는 OR-AND 게이트로 구현되며, 출력...2025.05.01
-
논리회로및실험 레포트2025.01.181. Clock Control Block Clock Control Block은 50 MHz의 오실레이터와 표시부, 클럭 제어부로 구성되어 있습니다. 사용자가 Clock Control Switch를 이용하여 16개의 클럭을 선택할 수 있으며, 7-Segment와 LED를 통해 현재 FPGA 디바이스 모듈로 공급되는 클럭 값과 주파수 대역을 확인할 수 있습니다. 또한 FPGA 디바이스 모듈에 별도의 오실레이터를 장착하여 사용할 수 있습니다. 2. 7-Segment Array 4개의 7-Segment가 하나로 구성된 7-Segment L...2025.01.18
-
부울대수의 규칙(교환법칙, 결합법칙, 분배법칙, 드모르강의 정리) 증명2025.01.181. 교환법칙 부울 변수 A와 B에 대해 A+B=B+A, A·B=B·A, A+A=A 등의 교환법칙이 성립함을 OR 연산자의 정의를 사용하여 증명하였다. 또한 A+A'=1의 관계도 설명하였다. 2. 결합법칙 부울 대수의 결합법칙은 덧셈과 곱셈 모두에 적용되며, (A+B)+C = A+(B+C) = A+B+C, (A·B)·C = A·(B·C) = A·B·C와 같이 연산 순서를 변경해도 결과가 동일함을 보였다. 3. 분배법칙 분배법칙은 곱셈과 덧셈 간의 관계를 정의하며, A(B+C) = AB+AC가 성립함을 설명하였다. 이를 통해 부울 함...2025.01.18
-
디지털 공학을 설명하고 2-입력 부울함수를 이용하여 2-입력 부울함수 곱셈을 구현하시오2025.01.181. 디지털 공학 디지털 공학은 아날로그 신호를 디지털 데이터로 변환하여 정보를 저장, 전송, 처리하는 시스템을 다룬다. 디지털 시스템은 기본적으로 입력 장치, 논리 게이트, 출력 장치로 구성되며, 고속성, 정확성, 신뢰성, 유연성 등의 장점을 가지고 있다. 디지털 회로의 구성 요소로는 논리 게이트, 플립플롭, 디코더, 인코더, 멀티플렉서 등이 있다. 2. 부울 대수와 논리 게이트 부울 대수는 부울 변수와 논리 연산자를 사용하여 부울 함수를 다루는 대수적인 체계이다. 대표적인 논리 게이트로는 AND, OR, NOT, XOR, NAN...2025.01.18