
총 61개
-
전기회로설계실습 10. RLC 회로의 과도응답 및 정상상태응답2025.01.211. RLC 회로의 과도응답 RLC 회로의 과도응답을 이해하고 실험으로 확인한다. 공진주파수, 감쇠상수, 진동 주파수 등의 개념을 설명하고 측정 결과를 분석한다. 2. RLC 회로의 정상상태응답 RLC 회로의 정상상태응답을 이해하고 실험으로 확인한다. 임계 감쇠 조건, 저감쇠 상황에서의 저항 측정 등을 설명하고 측정 결과를 분석한다. 3. RLC 회로의 전압 파형 분석 RLC 회로에서 입력 전압 파형과 각 소자(저항, 인덕터, 캐패시터)의 전압 파형을 측정하고 분석한다. 각 소자의 최대 전압, 위상 차이 등을 확인한다. 4. 공진주...2025.01.21
-
전기회로설계 및 실습_설계 실습8. 인턱터 및 RL회로의 과도응답(Transient Response)_결과보고서2025.01.211. 인덕터 인덕터란 에너지를 자기장의 현태로 저장하는 수동소자이다. 인덕터에 전류가 흐를 때 에너지는 LI^2/2이고 시간에 따라 인덕터에 걸리는 전압과 전류의 크기는 각각 L*di/dt, I이다. 이처럼전압과 전류는 각각 지수함수의 형태를 띄고 있고 전압 최대치의 0.63이 될 때까지의 시간을 시정수라고 한다. 2. RL회로 RL회로에서 시정수는 L/R이므로 L=10mH, R=1kΩ에서 저항 값은 1kΩ이어야 한다. 가변저항의 저항 값을 측정하면 1.01kΩ이 된다. 인덕터의 저항을 측정하면 27.6Ω이다. 시정수는 9.6ms이...2025.01.21
-
전기회로설계 및 실습_설계 실습10. RLC회로의 과도응답 및 정상상태응답_결과보고서2025.01.211. RLC 회로의 과도응답 및 정상상태응답 RLC 회로에서 전압의 값에 따라 감쇠 상수와 공진주파수의 값이 달라지고, 감쇠 상수와 공진주파수의 대소 관계에 따라 과감쇠, 임계감쇠, 부족감쇠의 3가지 다른 회로 응답이 나오는 것을 확인했습니다. 또한 각 회로 응답에서 측정 공진주파수와 이론 공진주파수를 구하고 1% 이내의 오차를 갖는 것을 확인했습니다. 마지막으로 저항을 제거한 LC 회로에서 공진 주파수를 측정하고 이론 값과 비교하여 1% 이내의 오차가 나오는 것을 확인했습니다. 2. RLC 회로의 감쇠 주파수 측정 RLC를 직렬로...2025.01.21
-
중앙대 전기회로설계실습 결과보고서7_RC회로의 시정수 측정회로 및 방법설계(보고서 1등)2025.05.101. RC회로의 시정수 측정 실습을 통해 RC회로의 시정수를 측정하는 방법을 알아보았다. DMM의 내부저항을 활용하여 RC회로를 구성하고, 10V 직류전압을 이용한 실험에서 이론적 계산 값과 실제 측정 값의 오차가 7.95%로 나타났다. 또한 Function Generator를 이용한 실습에서는 시정수가 9μs로 계산된 10μs와 10%의 오차를 보였다. 오차의 원인으로는 저항과 커패시터의 값 차이, 시계를 이용한 수동 측정의 한계 등이 지적되었다. 2. RC회로의 과도응답 특성 RC회로에 사각파를 인가했을 때의 전압 및 전류 파형...2025.05.10
-
[중앙대전전][전기회로설계실습][예비보고서]-10.RLC회로의 과도응답 및 정상상태응답2025.05.151. RLC 직렬회로의 과도응답 및 정상상태응답 이 실습에서는 저항, 인덕터, 커패시터로 구성된 RLC 직렬회로의 과도응답과 정상상태응답을 이해하고 실험으로 확인하는 것이 목적입니다. 실습에서는 RLC 회로의 공진주파수, 감쇠상수, 진동주파수 등을 계산하고 입력 신호에 따른 각 소자의 전압 파형을 시뮬레이션하고 측정하는 내용이 포함됩니다. 2. RLC 직렬회로의 공진주파수 및 임계감쇠 저항 계산 RLC 직렬회로에서 공진주파수와 임계감쇠가 되는 저항 값을 계산하는 방법이 설명되어 있습니다. 공진주파수는 인덕터와 커패시터의 값으로 결정...2025.05.15
-
A+ 전자회로설계실습_피드백 증폭기 (Feedback Amplifier)2025.01.211. Series-Shunt 피드백 증폭기 Series-Shunt 피드백 증폭기는 입력이 전압이고 출력도 전압인 구조입니다. 시뮬레이션을 통해 입력 전압을 0V에서 6V까지 변화시켰을 때 출력 전압의 변화를 관찰할 수 있습니다. 입력 저항과 출력 저항을 각각 1kΩ과 100Ω으로 변경하여 시뮬레이션을 반복하면 출력 전압의 변화 양상이 달라짐을 확인할 수 있습니다. 이를 통해 피드백 증폭기의 특성을 이해할 수 있습니다. 2. Series-Series 피드백 증폭기 Series-Series 피드백 증폭기는 입력이 전압이고 출력이 전류인...2025.01.21
-
RLC 회로의 과도응답 및 정상상태응답 예비보고서 (보고서 점수 만점/A+)2025.04.251. RLC 직렬 회로의 과도 응답 및 정상 상태 응답 이 보고서는 RLC 직렬 회로의 과도 응답과 정상 상태 응답에 대해 다룹니다. 주요 내용은 다음과 같습니다: 1. RLC 직렬 회로에서 R=500Ω, L=10mH, C=0.01μF인 경우 ωo와 ωd를 계산합니다. 2. 위 회로에 입력이 사각파(0~1V, 1kHz, 듀티 사이클 50%)인 경우 R, L, C에 걸리는 전압 파형을 시뮬레이션하여 제출합니다. 3. R=4kΩ인 RLC 직렬 회로에 입력이 사각파(0~1V, 1kHz, 듀티 사이클 50%)인 경우 R, L, C에 걸리...2025.04.25
-
전기회로 설계 및 실습 예비보고서 - 인덕터 및 RL회로의 과도응답2025.04.281. RL 직렬회로 설계 주어진 시정수 10μs를 갖는 RL 직렬회로를 설계하기 위해 10mH 인덕터와 가변저항을 사용하여 저항 값을 1kΩ으로 맞추었다. 이를 통해 시정수 τ = L/R = 10μs를 만족하는 회로를 구현할 수 있다. 2. RL 회로의 과도응답 분석 Function generator에서 1V 크기의 50% 듀티 사각파를 인가하고, 주기 T = 100μs (f = 10kHz)로 설정하여 RL 회로의 과도응답을 관찰하였다. 이론적으로 인덕터는 5τ = 50μs 이후에는 내부저항만 남게 되므로, 저항 전압과 인덕터 전압...2025.04.28
-
기초회로실험 RC회로의 과도응답 및 정상상태응답 실험 결과보고서2025.04.291. RC 회로의 과도응답 RC 회로에서 과도응답을 수학적으로 도출하고 실험적으로 확인하였다. 시정수를 측정하고 다양한 RC 회로 구성에서 출력 파형을 관찰하였다. 시뮬레이션의 한계로 인해 정확한 측정에 어려움이 있었지만, 이론값과 유사한 결과를 확인할 수 있었다. 2. RC 회로의 정상상태응답 RC 회로에서 정상상태응답을 수학적으로 도출하고 실험적으로 확인하였다. 입력이 정현파일 때 출력 파형을 관찰하고 이론값과 비교하려 하였으나, 시뮬레이션의 한계로 인해 정확한 위상 지연 시간을 측정할 수 없었다. 따라서 이론값과의 오차를 구하...2025.04.29
-
RL회로의 과도응답 및 정상상태응답 실험 결과보고서2025.04.292025.04.29