
총 61개
-
전기회로설계실습 예비보고서82025.05.151. RL 회로의 과도응답(Transient Response) 이 실습의 목적은 주어진 시정수를 갖는 RL 회로를 설계하고 이를 측정하는 방법을 설계하는 것입니다. 실험에 필요한 기본 장비와 부품이 제시되어 있으며, 3.0에서 time constant가 10 μs인 RL 직렬회로를 설계하는 방법이 설명되어 있습니다. 3.1에서는 회로의 저항 값을 계산하고, 사각파 주파수를 결정하며, 저항과 인덕터의 예상 전압 파형을 그래프로 제시하고 있습니다. 3.2에서는 오실로스코프 설정에 대해 설명하고 있으며, 3.3과 3.4에서는 저항 전압 ...2025.05.15
-
중앙대 전기회로설계실습 결과보고서10_RLC 회로의 과도응답 및 정상상태 응답 (보고서 1등)2025.05.101. RLC 회로의 과도응답 및 정상상태 응답 RLC직렬회로의 과도응답 및 정상상태 응답을 가시적으로 관찰하고 이론과 비교하기 위해 실습을 진행하였다. 저감쇠, 임계감쇠, 과감쇠 등 다양한 응답 특성을 실험을 통해 확인하고 이론값과 비교하였다. 공진주파수 측정 실험도 수행하였다. 실험 과정에서 발생한 오차의 원인을 인덕터의 내부저항, 저항의 미세한 차이, 커패시터의 온도 민감성 등으로 분석하였다. 1. RLC 회로의 과도응답 및 정상상태 응답 RLC 회로는 저항(R), 인덕터(L), 캐패시터(C)로 구성된 전기 회로로, 과도응답과 ...2025.05.10
-
인덕터 및 RL회로의 과도응답(Transient Response) 예비보고서 (보고서 점수 만점/A+)2025.04.251. RL 회로의 과도응답 RL 회로에서 time constant τ는 L/R로 나타나며, 10mH 인덕터와 1kΩ 저항을 사용하면 time constant가 10μs가 된다. Function generator의 출력을 1V 사각파(high=1V, low=0V, duty cycle=50%)로 하고 주파수를 5kHz로 설정하면 저항 전압과 인덕터 전압의 예상 파형을 그래프로 확인할 수 있다. 오실로스코프의 Time/DIV는 25μs, Volts/DIV는 200mV로 설정하면 적절할 것이다. 2. RC 회로의 과도응답 RC 회로에서 t...2025.04.25
-
[중앙대학교 전기회로설계실습] A+ 결과보고서 8. 인덕터 및 RL회로의 과도응답2025.05.032025.05.03
-
중앙대 전기회로설계실습 10. RLC회로의 과도응답 및 정상상태응답2025.01.171. RLC 회로 RLC 회로는 저항(R), 인덕터(L), 커패시터(C)로 구성된 전기 회로입니다. 이 실습에서는 RLC 회로의 과도 응답과 정상 상태 응답을 이해하고 실험으로 확인하는 것이 목적입니다. 과도 응답은 회로에 입력이 가해졌을 때 일시적으로 나타나는 응답을 말하며, 정상 상태 응답은 입력이 지속되었을 때 안정화된 응답을 말합니다. 이를 통해 RLC 회로의 동작 특성을 이해할 수 있습니다. 1. RLC 회로 RLC 회로는 저항(R), 인덕터(L), 캐패시터(C)로 구성된 전기 회로입니다. 이 회로는 전기 신호의 주파수 특...2025.01.17
-
전기회로설계실습 실습8 결과보고서2025.01.201. RL 회로의 과도응답 이 보고서는 RL 회로의 과도응답을 실험적으로 분석한 내용을 다루고 있습니다. 주요 내용은 RL 회로의 설계, 입력 사각파와 각 소자의 전압 파형 측정, 시정수 τ의 측정 및 이론값과의 비교, 입력 전압 크기 변화에 따른 저항 전압 파형 변화 등입니다. 실험 결과와 이론적 분석을 통해 RL 회로의 과도응답 특성을 이해할 수 있습니다. 2. 인덕터의 특성 이 보고서에서는 인덕터의 중요한 특성인 DC 성분의 전압 통과 능력에 대해 설명하고 있습니다. 인덕터에 인가되는 사각파 입력 전압에서 DC 성분은 인덕터가...2025.01.20
-
인덕터 및 RL회로의 과도응답 / 전기회로설계실습 예비보고서 중앙대 82025.05.021. RL 회로의 과도응답 이 보고서는 주어진 시정수를 갖는 RL 회로를 설계하고 측정하는 방법을 설명합니다. 설계 계획에 따르면 저항 R=1kΩ, 인덕터 L=10mH인 RL 회로를 구성하여 시정수 τ=10μs를 갖도록 합니다. 이를 통해 인덕터가 단락 상태로 작동하는 과도 응답 특성을 관찰하고자 합니다. 보고서에는 사각파 입력 신호의 주기와 진폭 설정, 오실로스코프 설정 등 실험 계획이 자세히 설명되어 있습니다. 1. RL 회로의 과도응답 RL 회로의 과도응답은 전기 회로 이론에서 매우 중요한 개념입니다. RL 회로는 저항(R)과...2025.05.02
-
[전기회로설계실습] 설계 실습 7. RC회로의 시정수 측정회로 및 방법설계2025.05.131. RC회로의 시정수 측정 본 실험은 간단한 RC회로에서 시정수를 측정하는 방법 및 과도응답을 익히는데 의의가 있다. DMM의 내부저항을 측정하기 위해 저항과 DMM을 직렬 연결하여 전압의 분배법칙을 통해 값을 구해냈다. RC회로의 시정수는 저항과 커패시터값의 곱으로 구할 수 있고, 충전될 때는 입력 전압의 저항에 걸리는 전압이 0.368배가 될 때까지 걸리는 시간을 측정하고, 방전될 때는 입력 전압의 -0.368배가 될 때까지 걸리는 시간을 측정하였다. Function generator, 저항, 커패시터, Function gen...2025.05.13
-
중앙대 전기회로설계실습 예비보고서82025.05.141. RL 회로의 과도응답 이 보고서는 RL 직렬 회로의 과도응답을 설계하고 측정하는 방법을 다룹니다. 주어진 시정수 10 μs를 갖는 RL 회로를 설계하고, 이를 측정하기 위한 실험 계획을 수립합니다. 회로 구성, 오실로스코프 설정, 예상 파형 등을 자세히 설명하고 있습니다. 2. RC 회로의 과도응답 보고서에서는 RL 회로의 과도응답 실험 결과를 바탕으로 RC 회로의 과도응답을 예상하고 설명하고 있습니다. RC 회로에 동일한 사각파 입력을 가했을 때의 저항 및 커패시터 전압 파형을 그래프로 나타내고, 이론적 근거를 설명하고 있습...2025.05.14
-
RL회로의 과도응답 및 정상상태응답 실험 결과보고서2025.04.292025.04.29