
총 84개
-
중앙대 전자회로설계실습 결과보고서12025.01.121. Op Amp를 이용한 Amplifier 설계 이번 설계실습에서는 Inverting Amp와 Non-Inverting Amp를 직접 설계하고, pspice로 예상한 이론값과 실습을 통해 측정한 값을 비교해 보았습니다. 실험을 통해 Inverting Amp의 gain을 10으로 설계하였고, 그에 따른 입력전압과 출력전압이 거의 일치하는 것을 확인할 수 있었습니다. 또한 주파수가 증가할수록 voltage gain이 감소하는 Low Pass Filter의 특성을 갖고 있음을 확인할 수 있었으며, 입력전압이 줄어들었을 때 출력 전압 역...2025.01.12
-
중앙대학교 3학년 1학기 전자회로설계실습 결과보고서12025.05.141. Function generator 특성 및 voltage division 첫 번째 실험에서는 Function generator의 자체 특성과 voltage division에 의해 output resistance에 걸리는 전압이 어떻게 변하는지를 관측하였고, 정확하게 측정되었다. 2. Inverting amplifier 설계 및 특성 두 번째 실험에서는 inverting amplifier를 사용하였다. 예비보고서와 최대한 비슷하게 설계를 하였고, 센서의 내부저항을 고려하여 amplifier gain이 -10배가 되도록 설계하였다...2025.05.14
-
중앙대 전자회로설계실습 결과1. Op Amp를 이용한 다양한 Amplifier 설계 A+2025.01.271. Op Amp를 이용한 Amplifier 설계 본 실험에서는 Op Amp를 이용하여 다양한 Amplifier 회로를 설계하고 분석하였다. 먼저 센서 구현을 위해 Function generator를 이용하여 정현파를 생성하고 오실로스코프로 측정하였다. 다음으로 Inverting Amplifier 회로를 설계하여 이득을 측정하고 PSPICE 시뮬레이션 결과와 비교하였다. 또한 입력 범위와 주파수 응답 특성을 분석하였으며, 입력 임피던스 변화에 따른 출력 전압 변화를 관찰하였다. 실험 결과를 토대로 설계 목표와의 오차 원인을 분석하고...2025.01.27
-
[전자회로응용] Non-interting Op Amp 결과레포트 (만점)2025.01.281. Non-inverting Op Amp 실험 주제는 Non-inverting Op Amp입니다. 실험 목표는 다음과 같습니다: ① Non-inverting OP amp의 동작원리를 설명하라. ② Bode plotter를 이용하여 'TL074CN'소자의 unit-gain frequency와 upper corner frequency를 확인하고 전압이득과의 관계를 설명하시오. ③ Oscilloscope를 이용하여 입출력 전압 swing을 확인하고 전압이득을 이론 계산 값과 비교하라. 예상 결과로는 Op amp는 DC amp이므로 DC...2025.01.28
-
수동소자의 고주파특성측정방법의 설계 예비보고서2025.04.251. 수동소자의 고주파 특성 측정 이 보고서는 저항, 커패시터, 인덕터의 고주파 특성을 측정하는 회로 설계에 대한 내용을 다루고 있습니다. 직렬 RC, RL 회로에서 주파수를 증가시키면서 입력 전압 대비 저항 전압과 위상차를 측정하여 고주파 특성을 분석하는 방법을 설명하고 있습니다. 또한 기생 인덕터의 영향으로 커패시터가 인덕터 특성을 보이는 주파수를 계산하고, 이를 확인하기 위한 측정 방법을 제시하고 있습니다. 마지막으로 RC, RL 직렬 회로의 주파수 응답 특성과 위상차 변화를 그래프로 나타내고 있습니다. 1. 수동소자의 고주파...2025.04.25
-
[전기회로설계실습] 설계 실습 11. 공진회로와 대역여파기 설계2025.05.131. RLC 회로의 과도응답 및 주파수응답 본 실험은 RLC 회로의 과도응답 및 정현파 입력시에 보이는 주파수응답을 확인하고 공진 주파수를 확인하는 과정에서 가변저항값에 따라 저감쇠, 임계감쇠, 과감쇠 특성을 살펴보고 인덕터와 커패시터의 최대전압을 구하며 공진주파수가 회로에서 어떤 의미를 지니는지 파악할 수 있다. 2. Bandpass 및 Bandstop 필터 설계 실험계획서에서 설계한 RLC직렬 bandpass filter (Q = 1, Q = 10)와 RLC병렬 bandstop filter를 구성하고 주파수 응답을 측정하여 공진...2025.05.13
-
[전기회로설계실습] 설계실습 10. RLC 회로의 과도응답 및 정상상태응답2025.05.131. RLC 회로의 과도응답 본 실험은 RLC 회로의 과도응답을 확인하는 것이 목적이다. 저감쇠, 임계감쇠, 과감쇠 특성을 관찰하고 각 경우의 저항값을 측정하였다. 저감쇠 응답에서 측정한 진동 주파수와 이론값을 비교하여 7.98%의 오차율을 보였다. 오차 원인으로는 측정 방법의 부정확성과 인덕터 값 측정의 어려움을 들 수 있다. 임계감쇠 응답에서는 40.07%의 큰 오차율을 보였는데, 이는 눈으로 관측하기 어려운 임계감쇠 특성 때문으로 판단된다. 과감쇠 응답에서는 측정값을 바탕으로 이론 조건을 만족함을 확인하였다. 2. RLC 회로...2025.05.13
-
회로이론응용및실험레포트 7. RC 회로 및 RLC 회로의 주파수 응답 특성2025.05.151. 과도응답(transient response) 과도응답에 대한 실험은 회로가 어떤 입력 신호에 대하여 시간에 따라 어떻게 변화하는지를 측정하는 실험으로, 회로의 시간 응답(time response)을 측정하는 실험이었다. 시간 응답은 보통 그래프의 형태로 나타내며, 시간 응답 그래프의 가로 축이 시간축이 된다. 2. 주파수 응답 주파수 응답은 정현파 형태의 주파수가 변화할 경우 정현파 입력신호에 대한 회로 정상상태 응답을 본다. 입력 주파수가 변화함에 따라 출력신호의 Gain과 위상차가 변하며 전달함수를 이용하면 Time dom...2025.05.15
-
실험 18_증폭기의 주파수 응답 특성 결과보고서2025.04.281. 증폭기의 주파수 응답 특성 이 실험에서는 공통 소스 증폭기의 주파수 응답 특성을 실험하여 대역폭의 개념을 이해하고, 이득과 대역폭 사이의 관계를 파악하였습니다. 트랜지스터 내부의 기생 커패시턴스로 인해 주파수에 따라 전압 이득 및 위상이 변하며, 대역폭은 증폭기의 전압 이득이 유지되는 주파수 범위를 나타냅니다. 실험을 통해 이득 대역폭의 곱이 일정한 관계가 성립함을 확인하였습니다. 2. 공통 소스 증폭기 설계 실험에서는 [실험 16]과 [실험 17]에서 구현한 공통 소스 증폭기 회로를 사용하였습니다. DC 전압 및 전압 이득이...2025.04.28
-
울산대학교 전기전자실험 13. 저역통과 및 고역통과 필터 회로2025.01.121. 저역통과 필터 실험에서 저역통과 필터 회로를 구성하고 주파수에 따른 출력전압과 위상을 측정하였다. 이론으로 구한 차단 주파수 15.92kHz와 실험으로 측정한 차단 주파수 15.84kHz가 74Hz 차이가 났는데, 이는 저항과 커패시터의 오차로 인해 발생한 것으로 보인다. 주파수가 증가할수록 출력전압이 감소하고 위상이 증가하는 것을 확인할 수 있었다. 2. 고역통과 필터 실험에서 고역통과 필터 회로를 구성하고 주파수에 따른 출력전압과 위상을 측정하였다. 이론으로 구한 차단 주파수 7.96kHz와 실험으로 측정한 차단 주파수 7...2025.01.12