
총 53개
-
기초 회로 실험 제 25장 테브닌 정리(예비레포트)2025.01.171. 테브닌 정리 테브닌 정리는 임의의 선형 2단자 회로에서 직렬회로인 테브닌 등가전압과 테브닌의 등가 저항으로 대체 가능하다는 정리입니다. 테브닌 등가전압은 부하 저항을 제거했을 때 양단에 걸리는 전압이고, 테브닌의 등가 저항은 전압원을 단락 시킨 상태에서 개방된 부하의 양 단자의 합성 저항값입니다. 이를 통해 복잡한 회로를 간단한 등가회로로 표현할 수 있습니다. 2. 테브닌 정리를 이용한 비평형 브리지 회로 해석 비평형 브리지 회로에서 테브닌 정리를 이용하면 등가회로를 보다 쉽게 구할 수 있습니다. 부하 저항을 제거한 상태에서의...2025.01.17
-
중앙대 전기회로설계실습 예비보고서32025.05.141. 분압기(Voltage Divider) 설계 이 보고서는 부하효과(Loading Effect)를 고려한 분압기(Voltage Divider)를 설계, 제작하고 설계와 실험값을 비교, 분석하는 것을 목적으로 합니다. 보고서에서는 부하효과를 고려하지 않은 잘못된 설계와 부하를 고려한 현실적 설계를 비교하고, 등가부하가 연결된 경우와 연결되지 않은 경우의 분압기 출력 전압과 전류를 계산하여 제시하고 있습니다. 1. 분압기(Voltage Divider) 설계 분압기는 전자 회로에서 매우 중요한 역할을 합니다. 두 개의 저항을 직렬로 연...2025.05.14
-
기초전기공학실험1_실습6장_후반_결과레포트2025.05.061. 전압-분배 회로 전압-분배 회로에서 발견되는 회로 전류와 전압을 계산하고, 공통 접지를 가지는 전압-분배 회로에서 발견되는 전압의 극성을 결정하며, 양쪽 모두 접지에 양이고 음인 전압을 보여주는 전압 분배 회로를 알아냈습니다. 2. 직렬 및 병렬 회로 직렬 및 병렬 회로를 다시 그리고 간략화하였으며, 직렬 및 병렬 회로의 총 저항에 대한 방정식을 작성하고, 어느 저항이 총 저항에 가장 큰 영향을 주는지를 결정하였습니다. 3. 단락 및 개방 회로 단락 회로에 의하여 일어나는 회로전류와 전압강하의 변화를 결정하고, 개방 회로에 의...2025.05.06
-
A+받은 다이오드 클램퍼 결과레포트2025.05.101. 다이오드 클램퍼 실험을 통해 다이오드 및 커패시터를 이용한 클램퍼 회로를 구성하고, 출력 파형을 관찰하였다. 양의 클램퍼 회로에서 저항값을 변화시키며 출력 파형을 관찰하였고, 시정수가 작은 경우 커패시터가 일정한 직류 전압값에 수렴하지 않고 정현파의 형태를 나타내는 것을 확인하였다. 저항값이 증가하면서 시정수가 커짐에 따라 출력 파형이 입력 전압을 기준으로 양의 반주기에서 약 1V의 DC 성분이 더해진 형태로 나타나며, 음의 반주기에서 다이오드의 도통 전압에 수렴하는 것을 확인하였다. 음의 클램퍼 회로에서는 저항값이 큰 경우에...2025.05.10
-
전자공학응용실험 7주차 5차 실험 공통 소오스 증폭기 결과 레포트2025.01.291. 다단 증폭기의 입력단과 출력단 조건 다단 증폭기의 입력단에서는 입력 임피던스가 커야 입력 전압이 많이 걸려 신호가 다음 단으로 잘 넘어간다. 출력단에서는 출력 임피던스가 부하 저항보다 매우 작아야 부하에 전압이 많이 걸리면서 출력 전압이 커지게 된다. 2. 다단 증폭기의 전압 이득 감소 이유 각 단의 출력 전압은 다음 증폭기에 연결될 때 다음 단의 저항에 의해 전압 분배가 일어나게 되어 최종 단의 전압 이득이 각 단마다 전압 분배가 된만큼 감소하여 나타나게 된다. 3. 실험 회로 변경 이유 처음 50kΩ 저항으로 진행하였을 때...2025.01.29
-
건국대학교 전기전자기초실험2 서미스터 결과레포트2025.01.291. 서미스터 LED 회로 실험 1에서는 서미스터와 LED로 구성된 회로를 구성하고, 출력 전압 Vout을 측정하였습니다. 측정된 전압 값을 바탕으로 서미스터의 온도를 추정하였습니다. 오차가 큰 이유는 전압 분배 회로의 분모 값이 소수점으로 차이가 나기 때문입니다. 2. 서미스터 온도 검출 회로 실험 2에서는 연산증폭기 LM358, 서미스터, LED 2개로 구성된 온도 검출 회로를 구성하였습니다. 서미스터의 온도에 따라 RED LED와 BLUE LED가 켜지는 것을 확인하였고, 오실로스코프로 Vout의 파형을 관찰하였습니다. 측정된...2025.01.29
-
기초회로실험 KCL 실험 결과보고서2025.04.291. 직렬 회로 실험 직렬 회로 실험은 온라인으로 진행되었기 때문에 실제 실험실에서 전기 기기를 이용해 진행하지 않고 웹 시뮬레이션(falstad web simulation)을 이용하여 진행되었다. 전압과 전류 분배에 대해 알아보기 위해 서로 다른 저항 값을 가진 저항을 직렬로 연결하여 전압 값과 전류 값을 측정하고 이를 통해 저항 값을 계산해보았다. 여기서 우리는 측정기기의 한계로 인해, 즉 웹 시뮬레이션의 특성 상 소수점 3자리까지 측정값을 나타낼 수 있었고 이로 인해 계산 값 역시 소수점 3자리까지만 나타냈다. 약 0.1~0....2025.04.29
-
실험 15_다단 증폭기 결과보고서2025.04.281. 다단 증폭기 이 실험에서는 MOSFET을 이용한 다단 증폭기를 구성하고, 그 특성을 분석하였다. 단일단 증폭기만으로는 이득이 부족하거나, 소오스 및 부하 임피던스와 증폭기 자체의 입력-출력 임피던스의 차이가 클 경우에는 일반적으로 다단 증폭기를 사용한다. 실험을 통해 다단 증폭기의 입력단과 출력단의 임피던스 조건, 전압 이득 특성 등을 확인하였다. 2. MOSFET 증폭기 이 실험에서는 MOSFET을 이용한 2단 증폭기와 3단 증폭기를 구성하고 그 특성을 분석하였다. MOSFET의 트랜스컨덕턴스와 출력 저항을 구하고, 이를 이...2025.04.28
-
[A+] 중앙대학교 전기회로 설계실습 결과보고서 3. 분압기(Voltage Divider) 설계2025.04.291. 분압기 설계 이번 실험을 통해 분압기를 설계할 때, 부하효과를 고려하며 설계해야 한다는 것을 깨달았고, 실험예비 보고서를 작성하며 직접 계산해본 분압기 설계 과정을 통해 다른 조건을 만족하는 분압기도 설계할 수 있을 것이라는 자신감이 생겨났다. 부하효과를 고려하지 않고 분압기 회로를 설계할 경우, 부하를 연결하지 않았을 때에는 출력 전압이 2.998 [V]로 IC Chip의 정격전압 조건을 만족하였지만, 부하를 연결할 경우 기존 저항과 병렬 연결되어 합성저항으로 값이 바뀌어 1.711 [V]라는 전압이 걸리게 되어 IC Chi...2025.04.29
-
건국대학교 전기전자기초실험2 연산증폭기3 예비레포트 결과레포트2025.01.291. 영전위 검출 회로 그림 1-1의 영전위 검출 회로에서 (-) 반주기 전압이 출력되려면 회로를 수정하여 +5V에 연결된 50k옴 저항을 -5V에 연결하거나, +와 -단자를 반대로 연결하면 된다. 2. 윈도우 비교기 회로 그림 2의 윈도우 비교기 회로에서 입력 전압이 -0.1~0.1V일 때 출력 전압이 High가 되도록 하려면 위쪽 비교기와 아래쪽 비교기에 모두 전압분배로 0.1V가 걸리도록 저항을 바꿔주면 된다. 또는 저항을 49k, 1k옴으로 설정하여 비교기에 걸리는 전압을 조절할 수 있다. 3. 슈미트 트리거 회로 그림 3의...2025.01.29