
총 49개
-
적외선 정수기 텀프로젝트 아날로그 실험 및 설계2025.04.251. 적외선 센서 (TCRT-5000) 적외선 센서 TCRT-5000을 사용하여 물체 감지 기능을 구현하였습니다. 센서 민감도 향상을 위해 4.7K옴 저항을 연결하였고, 정수기 거리 조절을 위해 가변저항을 사용하였습니다. 2. 비교기 (LM324) 비교기 LM324를 사용하여 타이머 기능을 구현하였습니다. 물체가 감지되면 릴레이 코일에 전류가 흘러 접점이 변하고, 이때 비반전 단자에 전압이 흐르게 됩니다. 연산증폭기에 병렬로 연결된 커패시터가 타이머로 작용하여 전하가 충전되고, 충전이 완료되면 비교기에 의해 모터가 멈추게 됩니다. ...2025.04.25
-
A+ 연세대학교 기초아날로그실험 7주차 결과레포트2025.05.101. Passive LPF Design 실험 1에서는 Passive LPF 회로를 구성하고 cut off frequency가 4kHz가 되도록 인덕터와 축전기의 값을 조절하는 실험을 진행했습니다. 실험 결과 cut off frequency는 4.049kHz로 이론값과 약 1.23%의 오차가 있었습니다. 이는 실제 사용한 소자 값이 이론값과 달랐기 때문입니다. Bode plot 분석을 통해 LPF의 특성을 확인할 수 있었습니다. 2. Active BRF Design 실험 2에서는 Active BRF 회로를 구성하고 Notch Freq...2025.05.10
-
A+ 연세대학교 기초아날로그실험 12주차 결과레포트2025.05.101. 3 Op-amp IA 회로 3 Op-amp IA 회로를 구성하여 입력 신호를 100배 증폭할 수 있음을 확인하였다. 실제 회로 구현 시 소자 값의 오차로 인해 약 1.57%의 오차가 있었지만 목표 gain 100에 근접한 결과를 얻을 수 있었다. 2. Notch Filter Notch filter를 구현하여 중심 주파수 약 58.9Hz에서 출력 전압이 크게 감소하는 것을 확인하였다. Bode analyzer를 사용하여 분석한 결과 중심 주파수는 약 57.54Hz로 나타났다. 3. Low Pass Filter Low Pass F...2025.05.10
-
아날로그 및 디지털회로 설계 실습 실습4_신호발생기_예비보고서2025.01.211. Wien bridge RC 발진기 Wien bridge RC 발진기를 이용하여 신호 발생기를 설계, 제작, 측정하며 그 동작을 확인하는 것이 이 실습의 목적입니다. 설계 과정에서 Wien bridge 회로의 관계식을 이용하여 1.63 kHz에서 발진하는 회로를 설계하고, 증폭기 이득 AV를 구하는 과정이 포함됩니다. 또한 Wien bridge oscillator 회로를 설계하고 시뮬레이션을 통해 출력 파형과 발진 주파수를 확인합니다. 마지막으로 다이오드를 사용하여 Wien bridge oscillator를 안정화하는 회로를 설...2025.01.21
-
[예비보고서]중앙대학교 아날로그및디지털회로설계실습 카운터 설계2025.05.101. 4진 비동기 카운터 1MHz의 구형파를 인가할 때, Q1 신호의 주파수는 500kHz, Q2 신호의 주파수는 250kHz이다. 입력 신호, Q1 신호, Q2 신호의 파형을 함께 그렸다. 2. 8진 비동기 카운터 버튼 스위치를 연결하여 버튼을 누를 때마다 카운트가 증가하도록 설계하였다. Q1, Q2, Q3 출력 신호에 LED를 연결하여 카운터의 상태에 따라 LED에 불이 들어오도록 연결하였다. 3. 10진 비동기 카운터 16진 비동기 카운터와 리셋 회로를 이용하여 10진 비동기 카운터를 설계하였다. 버튼 입력에 따라 카운터가 증...2025.05.10
-
아날로그 및 디지털회로 설계 실습 실습10_7-segment Decoder 회로 설계_예비보고서2025.01.211. 7-segment와 Decoder 7-segment와 Decoder를 이해하고 관련 회로를 설계하는 것이 이 실습의 목적입니다. 7-segment 디스플레이는 숫자 0부터 9까지를 표현할 수 있는 디스플레이 장치이며, Decoder는 이진 입력 신호를 7-segment 디스플레이에 맞는 출력 신호로 변환해주는 역할을 합니다. 이 실습에서는 7-segment/Decoder 진리표를 작성하고, Karnaugh 맵을 이용하여 간소화된 불리언식을 구한 뒤, Decoder와 7-Segment를 이용한 7-Segment 구동 회로를 설계...2025.01.21
-
[예비보고서]중앙대학교 아날로그및디지털회로설계실습 위상 제어 루프(PLL)2025.05.101. 위상 제어 루프(PLL) 위상 제어루프(PLL)는 전압제어 발진기의 출력 위상을 입력 신호의 위상과 비교하여 입출력의 위상 차이를 이용하여 전압제어 발진기를 제어하는 피드백 시스템이라고 할 수 있습니다. PLL의 경우 위상 검출기, 루프 필터, 가변 발진기 이 3가지로 구성되어 있으며, 통신 분야에서 폭 넓게 사용됩니다. 2. 위상 검출기 XOR를 이용한 위상 검출기의 경우 V1과 V2의 위상 차이가 변화에 따른 Vout전압의 평균값 특성은 이론부와 같이 주기적인 파형의 주기를 갖습니다. XOR를 이용한 위상 검출기는 대부분 ...2025.05.10
-
중앙대학교 아날로그 및 디지털 회로 설계 실습 결과 보고서2025.01.041. Wien bridge oscillator 구현 이번 실험실습에서는 신호발생기를 소자의 값을 조절하여 원하는 주파수에서 발진시키고, 이때의 발진주파수와 출력파형의 최대치를 관찰하였습니다. 그 결과 4-4-2의 회로의 경우 출력파형이 완벽한 사인파가 아니었지만, Gain 값과 발진주파수 모두 설계값과 비슷하였고, 4-4-3의 회로의 경우 4-4-2의 회로에서 다이오드를 추가하여 왜곡이 감소하는 것을 관찰할 수 있었습니다. Gain 값과 발진주파수 모두 설계값과의 오차가 감소하였습니다. 2. 안정된 Wien bridge oscill...2025.01.04
-
연세대 23-2 기초아날로그실험 A+5주차 결과보고서2025.01.031. Passive LPF Design 이번 실험에서는 Passive LPF 회로를 구현하였다. 이론적으로 4kHz의 cut off frequency를 만족하는 커패시터와 인덕터 값을 계산하였고, 실제 실험에서는 유사한 소자를 직/병렬로 연결하여 구현하였다. 실험 결과, cut off frequency가 4kHz로 나타났지만 이론값과 7.24%의 오차가 있었다. 이는 실제 소자 값의 차이와 노이즈 등의 영향으로 인한 것으로 분석된다. 2. Active BRF Design 다음으로 Active BRF 회로를 구현하였다. 이론적으로 6...2025.01.03
-
아날로그 및 디지털회로 설계 실습 실습2_Switching Mode Power Supply (SMPS)_결과보고서2025.01.211. PWM 제어회로 PWM 제어회로의 가변저항 크기 변경을 통해 원하는 스위칭 주파수를 만들 수 있었고, 제어회로의 출력 펄스를 통해 SMPS 회로의 출력 전압을 조정할 수 있었다. 2. Buck Converter PWM 제어회로와 Buck Converter를 이용해 일정한 직류 출력을 내는 SMPS 회로를 설계하였다. 3. SMPS 회로 SMPS는 일정한 직류 출력 전압을 공급해주는 안정화 장치로 그 중요도가 높다. SMPS 회로 동작 중 부품의 기생 요소에 의한 전압 저하를 방지하기 위해 PWM 방식을 채택하였다. 4. PWM...2025.01.21