
총 219개
-
논리회로설계실험 4주차 MUX 설계2025.05.151. 4:1 MUX 4:1 MUX는 4개의 입력 a, b, c, d와 2개의 선택 입력 s1, s0, 그리고 하나의 출력으로 구성되어 있다. 선택 입력 s1, s0의 조합에 따라 4개의 입력 중 하나가 출력으로 선택된다. 이를 Karnaugh map과 Boolean 식으로 표현할 수 있으며, Verilog를 이용하여 dataflow modeling과 gate-level modeling으로 구현할 수 있다. 2. 1:4 DEMUX 1:4 DEMUX는 1개의 입력과 2개의 선택 입력 s1, s0, 그리고 4개의 출력으로 구성되어 있다....2025.05.15
-
심근경색 대상자 응급실 간호 시뮬레이션 시나리오2025.05.051. 심근경색 대상자 응급실 간호 이 시나리오는 58세 남성 환자 김OO님이 갑작스러운 흉통과 호흡곤란으로 응급실에 내원한 상황을 다루고 있습니다. 환자는 기저질환으로 고혈압과 동맥경화증을 앓고 있으며, 응급실 도착 시 심전도 검사에서 ST 분절 상승이 관찰되었습니다. 간호사들은 신속하게 산소 공급, 질산염 투여, 진통제 투여 등의 응급 처치를 시행하였고, 최종적으로 환자가 PTCA 시술을 받게 되었습니다. 이 시나리오는 심근경색 환자 응급 간호의 중요성과 신속한 대응의 필요성을 보여주고 있습니다. 1. 심근경색 대상자 응급실 간호...2025.05.05
-
공정제어 컨트롤 벨브 시뮬레이션 보고서2025.01.061. 공압식 제어밸브 설계 공압식 제어밸브를 설계할 때 변수와 조건을 달리하여 설치하고 얻은 값을 보고서로 작성하였습니다. 공압식 제어밸브는 전기적 신호(mA)를 물리적 변화(밸브 조절)를 통해 원하는 유량을 얻도록 하는 밸브와 액추에이터로 구성됩니다. 일반적으로 공압식 제어밸브는 3~15 psig의 신호를 사용하므로, I/P 트랜스미터가 4~20 mA의 전기 신호를 3~15 psig의 압력 신호로 변환하여 제어밸브에 전달하도록 설정하였습니다. 2. 밸브 특성 유형별 유량 변화 Linear type, Quick open type, ...2025.01.06
-
인하대 VLSI 설계 6주차 Flip-Flop2025.05.031. Latch Latch는 하나 이상의 비트들을 저장하기 위한 디지털 논리회로로, 데이터 입력 In, 클럭 입력 CLK, 출력 Q로 이루어진다. Latch의 종류에는 Negative Latch와 Positive Latch가 있으며, Negative Edge에서는 clk = 1일 때 Q가 기존의 값을 유지하고 clk = 0일 때 In의 값이 출력 Q로 나오며, Positive Edge에서는 clk = 1일 때 In의 값이 출력 Q로 나오고 clk = 0일 때 Q가 기존의 값을 유지한다. 2. Flip-Flop Flip-Flop은 2...2025.05.03
-
공황장애 시뮬레이션 수행일지, 체크리스트, 간호진단 및 간호과정2025.01.021. 공황장애 공황장애 환자는 갑자기 죽을 것 같은 느낌, 두려움, 맥박과 호흡 증가, 호흡곤란, 흉통, 현기증, 복부통증 등의 증상을 보입니다. 이러한 증상이 나타나면 천천히 호흡하도록 유도하고, 항우울제와 항불안제 약물 치료를 8-12개월 정도 유지해야 합니다. 또한 공황장애는 만성적 질병으로 자연적 회복이 어려우므로 지속적인 관리가 필요합니다. 1. 공황장애 공황장애는 갑작스럽게 발생하는 극심한 불안과 공포감을 동반하는 정신 건강 문제입니다. 이는 신체적 증상과 심리적 증상이 복합적으로 나타나는데, 심장 두근거림, 호흡 곤란,...2025.01.02
-
중앙대학교 아날로그및디지털회로 예비보고서42025.01.201. Wien bridge 회로 설계 주어진 Wien bridge 회로에서 V+와 V-의 관계식을 구하고, 이 관계식을 이용하여 1.63 kHz에서 발진하는 Wien bridge 회로를 설계하였습니다. 전압 분배 공식을 사용하여 관계식을 도출하였고, 이를 통해 976.4Ω의 저항 값을 사용해야 한다는 것을 확인하였습니다. 2. Wien bridge oscillator 설계 발진 조건을 만족하는 R1, R2 값을 찾아 Wien bridge oscillator를 설계하였습니다. R1=5kΩ, R2=10kΩ을 사용하여 회로를 구성하였고,...2025.01.20
-
박판성형 해석지침(자동차산업,표준)2025.01.061. 박판성형해석 박판의 재료를 성형하는 일련의 공정을 컴퓨터와 상용화된 software 등을 이용하여 시뮬레이션 함으로써 제품의 성형성을 예측, 평가하는 활동을 말한다. 이를 통해 제품과 공정 설계의 효율성을 증대시키는 것이 목적이다. 2. 아이템 구분 A급 PART는 고객사 사급 아이템으로 대형 주물 금형을 사용하는 PART이며, B급 PART는 자체 제작 아이템으로 주물 금형을 사용하여 생산하는 PART, C급 PART는 자체 제작 아이템으로 STEEL 금형을 사용하여 생산하는 PART이다. 3. 성형해석 관련 TOOL Aut...2025.01.06
-
핵심이 보이는 전자회로실험 BJT의 전류-전압 특성2025.05.161. NPN형 BJT의 I_C-V_CE 특성 NPN형 BJT의 I_C-V_CE 출력 특성 곡선을 그래프로 그리고, 시뮬레이션 결과와 비교하였다. NPN형 BJT의 공통이미터 DC 전류이득 beta_DC,sim과 공통베이스 DC 전류이득 alpha_DC,sim을 시뮬레이션 결과에서 구하고, 측정 결과에서 구한 beta_DC,meas와 alpha_DC,meas와 비교하였다. 2. PNP형 BJT의 I_C-V_CE 특성 PNP형 BJT의 I_C-V_CE 출력 특성 곡선을 그래프로 그리고, 시뮬레이션 결과와 비교하였다. PNP형 BJT의 ...2025.05.16
-
전기자동차용 배터리 냉각 해석2025.05.011. 배터리 냉각 전기자동차 산업의 발달로 배터리 안전사고 발생도 증가하고 있다. 전기자동차는 주로 리튬-이온배터리를 사용하고 있으며, 각형 배터리, 파우치형 배터리, 원통형 배터리를 주로 사용하고 있다. 배터리들 각각의 냉각 방식이 다양하며, 본 연구에서는 배터리 형태에 따른 냉각효과를 분석해보며, 배터리의 shape에 따른 온도 분포를 분석해보는 활동이다. 2. 유한요소법 이 연구는 이를 FEM 방식을 이용하여 분석하는 활동이다. 분석하는 Tool로는 Ansys 프로그램을 이용하였으며, Static Structural과 Stea...2025.05.01
-
인하대 VLSI 설계 3주차 NAND,NOR,AND,OR2025.05.031. Rule of Conduction Complements(Dual) NAND gate 회로에서 PMOS는 병렬 연결되어 두 Input 중 하나라도 0일 경우 Y 노드가 VDD와 연결되어 1이 출력되는 Pull-up network를 구성하고, NMOS는 직렬 연결되어 두 Input 모두 1일 때만 Y 노드가 GND와 연결되어 0이 출력되는 Pull-down network를 구성한다. Complementary CMOS Logic gates는 PMOS Pull-up network와 NMOS Pull-down network로 구성되며,...2025.05.03