
총 64개
-
아날로그 및 디지털 회로 설계 실습 결과보고서11 카운터 설계2025.05.151. 비동기 8진 카운터 설계 이 실습에서는 3개의 flip-flop 소자를 사용하여 비동기 8진 카운터를 설계하였습니다. 스위치를 on/off 할 때마다 카운팅이 되도록 하였고, falling edge triggered 소자를 사용하여 스위치를 1->0으로 변경할 때 카운팅이 되도록 하였습니다. 또한 chattering 현상을 방지하기 위해 스위치 하단에 capacitor를 추가로 연결하였습니다. 결과적으로 스위치를 off 상태에서 두 번 클릭할 때마다 숫자가 한 번씩 카운팅 되었습니다. 2. chattering 현상 chatte...2025.05.15
-
아날로그 및 디지털회로 설계 실습 실습10_7-segment Decoder 회로 설계_예비보고서2025.01.211. 7-segment와 Decoder 7-segment와 Decoder를 이해하고 관련 회로를 설계하는 것이 이 실습의 목적입니다. 7-segment 디스플레이는 숫자 0부터 9까지를 표현할 수 있는 디스플레이 장치이며, Decoder는 이진 입력 신호를 7-segment 디스플레이에 맞는 출력 신호로 변환해주는 역할을 합니다. 이 실습에서는 7-segment/Decoder 진리표를 작성하고, Karnaugh 맵을 이용하여 간소화된 불리언식을 구한 뒤, Decoder와 7-Segment를 이용한 7-Segment 구동 회로를 설계...2025.01.21
-
중앙대 아날로그및디지털회로설계실습 예비보고서 9장 4bit adder 회로설계2025.05.051. 조합논리회로 조합논리회로의 한 예로 가산기 회로를 설계하는 방법을 설명합니다. 전가산기의 진리표, Karnaugh 맵을 이용한 불리언식 간략화, NAND-NAND 또는 NOR-NOR 로직 회로 설계, XOR gate를 이용한 다단계 조합 논리 회로 설계 등의 내용이 포함되어 있습니다. 2. 2Bit 가산기 회로 위에서 설계한 전가산기 회로를 연결하여 2Bit 가산기 회로를 설계하는 방법을 설명합니다. XOR gate를 이용한 전가산기 두 개를 연결하여 2Bit 가산기 회로를 구현하는 내용이 포함되어 있습니다. 1. 조합논리회로...2025.05.05
-
아날로그 및 디지털회로 설계 실습 실습11_카운터설계_예비보고서2025.01.211. 4진 비동기 카운터 4진 비동기 카운터에 1MHz의 구형파를 인가할 때, Q1 신호의 주파수는 0.5MHz이고 Q2 신호의 주파수는 0.25MHz입니다. 비동기식 4진 카운터에서 첫 번째 Flip Flop의 Q가 두 번째 Flip Flop으로 들어가고 Clk가 inverting되므로 입력 신호가 falling edge일 때 다음 신호가 변화합니다. 2. 8진 비동기 카운터 8진 비동기 카운터의 회로도를 그리고, CLK 입력에 버튼 스위치를 연결하여 버튼을 누를 때마다 카운트가 증가하도록 설계합니다. 또한 Q1, Q2, Q3 출...2025.01.21
-
[예비보고서]중앙대학교 아날로그및디지털회로설계실습 신호발생기2025.05.101. Wien bridge RC 발진기 Wien bridge RC 발진기를 이용하여 신호 발생기를 설계, 제작, 측정하고 그 동작을 확인하는 실습을 수행했습니다. 실습에서는 Wien bridge 회로의 관계식을 도출하고, 1.63 kHz에서 발진하는 회로를 설계했습니다. 또한 발진 조건을 만족하는 저항값을 찾고, 시뮬레이션을 통해 출력 파형과 FFT 분석을 수행했습니다. 마지막으로 다이오드를 사용하여 Wien bridge 발진기를 안정화하는 회로를 설계하고, 다이오드의 역할에 대해 설명했습니다. 1. Wien bridge RC 발진...2025.05.10
-
[A+] 중앙대학교 아날로그 및 디지털 회로 설계실습 예비보고서 9. 4-bit Adder 회로 설계2025.04.291. 조합논리회로 설계 이 보고서는 조합논리회로의 설계 방법을 이해하고, 조합논리회로의 한 예로 가산기 회로를 설계하는 것을 목적으로 합니다. 전가산기의 진리표를 작성하고, Karnaugh 맵을 이용하여 간소화된 불리언 식을 구합니다. 이를 바탕으로 2-level 회로와 XOR 게이트를 이용한 다단계 조합 논리 회로를 설계합니다. 마지막으로 2비트 가산기 회로를 설계합니다. 2. 전가산기 설계 전가산기의 진리표를 작성하고, Karnaugh 맵을 이용하여 Sum of Product 또는 Product of Sum 형태의 간소화된 불리...2025.04.29
-
[A+] 중앙대학교 아날로그 및 디지털 회로 설계실습 예비보고서 5. 전압제어 발진기2025.04.291. 슈미츠 회로의 특성 실험에 사용될 IC의 datasheet를 참조하여 중요한 전기적 특성을 확인하였습니다. 슈미츠 회로의 특성을 이해하고 PSPICE를 이용하여 슈미츠 트리거 회로를 설계하였습니다. 이를 통해 출력 파형의 특성을 확인하였습니다. 2. 전압제어 발진기의 설계 전압제어 발진기를 설계하고 출력 파형을 관찰하였습니다. 입력 전압 Vc의 변화에 따른 출력 주파수의 변화를 확인하였고, 이를 그래프로 나타내었습니다. 또한 중심 주파수가 2kHz가 되도록 회로의 C1 값을 설계하였습니다. 3. 슈미츠 회로의 저항비와 Capa...2025.04.29
-
디지털공학개론 - A + A'B = A + B가 성립한다는 것을 진리표를 이용하여 증명하세요2025.05.111. 디지털공학 디지털공학 분야에서 A + A'B = A + B가 성립한다는 것을 진리표를 이용하여 증명하였습니다. 진리표를 통해 A + A'B와 A + B가 동일한 결과를 나타내는 것을 확인하였고, 분배법칙을 적용하여 수학적으로도 이 등식이 성립함을 보였습니다. 이를 통해 디지털 회로 설계 및 분석에 활용할 수 있는 기본적인 논리 법칙을 이해할 수 있습니다. 1. 디지털공학 디지털공학은 현대 기술 발전의 핵심 분야로, 우리 삶의 많은 부분에 큰 영향을 미치고 있습니다. 디지털 기술은 정보 처리와 통신, 제어 시스템 등 다양한 분야...2025.05.11
-
중앙대학교 아날로그및디지털회로 예비보고서12025.01.201. High-Pass Filter 설계 설계실습 계획서1-3-1에서는 초전형 적외선 센서(RE200B)와 증폭기 사이에 신호를 전달하는 High-Pass Filter(DC-block, 3-dB freq.=5 Hz)를 R과 C를 이용하여 설계하는 내용이 다루어졌습니다. 주어진 C 값 10uF와 3dB 주파수 5Hz를 이용하여 R 값을 3.183kΩ으로 계산하였습니다. 2. 2-stage Op-amp 반전증폭기 설계 1-3-2에서는 적외선 센서의 출력신호를 증폭시키기 위해 2-stage Op-amp 반전증폭기를 설계하였습니다. 각 반...2025.01.20
-
아날로그 및 디지털회로 설계 실습 실습12_Stopwatch 설계_예비보고서2025.01.211. 디지털 회로 구성요소 이 실습을 통해 카운터, 분주회로, 클럭 회로, 디코더 등 다양한 디지털 회로 구성요소에 대한 이해를 높이고 Datasheet를 읽고 분석하는 능력과 원하는 회로를 설계할 수 있는 능력을 배양할 수 있습니다. 2. Stopwatch 설계 이 실습에서는 Stopwatch 설계를 통해 디지털 회로 구성요소들을 실제로 구현하고 테스트하는 과정을 경험할 수 있습니다. 기본적인 클럭 생성 회로와 카운터 회로, 숫자 표시 회로, 추가 기능 스위치 등을 설계하게 됩니다. 3. 회로 설계 및 구현 이 실습에서는 회로도 ...2025.01.21