
총 3개
-
중첩의 원리와 테브난/노턴 정리 예비보고서2025.01.131. 중첩의 원리 중첩의 원리란 다중 전원이 있는 선형 회로 소자만으로 구성된 선형 회로망에서 모든 전원이 동시에 인가 될 경우 회로망에서의 전류 및 전압의 반응은 각 전원이 개별적으로 작용할 경우의 반응의 합과 같다는 것이다. 중첩의 원리를 사용하면 다중 전원을 가진 선형 회로에서 쉽게 전압 및 전류를 구할 수 있다. 2. 테브난 정리 테브난 등가 회로는 전원을 포함한 선형 회로를 하나의 비종속 전압 전원과 이와 직렬로 연결된 하나의 저항으로 구성된 회로로 표현한 것이다. 테브난 등가 회로로 표현하기 위해서는 내부에 비종속 전원이...2025.01.13
-
전자회로(개정4판) - 생능출판, 김동식 지음 / 4장 연습문제 풀이2025.01.021. 바이폴라 접합 트랜지스터의 포화 및 차단 특성 1. 트랜지스터가 포화되기 위해서는 베이스-에미터 전압이 일정 값 이상이 되어야 한다. 포화가 되기 위한 베이스-에미터 전압의 최소값은 약 0.7V이다. 2. 트랜지스터가 차단되기 위해서는 베이스-에미터 전압이 0.7V 미만이 되어야 한다. 3. 트랜지스터의 포화 및 차단 특성을 분석하기 위해 KVL(Kirchhoff's Voltage Law)을 적용하여 관련 수식을 도출할 수 있다. 2. 트랜지스터의 등가 회로 및 파라미터 계산 4. 트랜지스터의 등가 회로를 이용하여 컬렉터-에미...2025.01.02
-
테브난 정리 실험2025.05.161. 테브난 정리 테브난 정리(Thevenin's Theorem)는 복잡한 회로의 전압/전류를 쉽게 구할 수 있는 방법입니다. 전원이 포함된 회로망을 등가전압과 직렬 연결된 등가저항 형태의 등가회로로 만들 수 있습니다. 이를 위해 전류 또는 전압을 구하려는 연결점이나 부품을 개방된 단자로 만들고, 단자 간에 나타나는 전압을 등가전압(VTh)으로, 전원을 제거하고 단자 쪽에서 바라본 저항을 등가저항(RTh)으로 구합니다. 이렇게 구한 VTh와 RTh를 직렬로 연결하여 테브난 등가회로를 만들 수 있습니다. 2. 테브난 정리 실험 이 실...2025.05.16