
총 12개
-
RC,RL회로 시정수 & RLC 직렬회로 과도특성 결과보고서2025.01.121. RC회로 시정수 RC회로에서 입력 구형파를 채널 1에 연결하고 커패시터의 출력파형을 채널 2에 연결하여 비교한 결과, 커패시터 값을 변화시키면서 시정수 값을 실험값과 이론값을 비교하였다. 실험값과 이론값의 오차가 없었다. 2. RL회로 시정수 RL회로에서 입력 구형파와 인덕터의 전압 변화에 따른 출력파형을 비교하였다. 디지털 멀티미터로 인덕터에 흐르는 전류를 측정한 결과 1.37mA였다. 3. RLC 직렬회로 과도특성 RLC 직렬회로에서 입력 구형파와 각각의 저항, 인덕터, 커패시터의 출력 파형을 비교하였다. 저항의 출력 파형...2025.01.12
-
광운대학교 전기공학실험 실험7. 디코더와 인코더 결과레포트2024.12.311. 디코더와 인코더 이 실험은 코드의 개념을 이해하고 이진코드와 BCD코드가 무엇인지 숙지하는 것을 목표로 합니다. 또한 디코더와 인코더의 원리와 구성방법을 실험을 통해 이해하고 이를 응용 및 설계하여 실용적 목적 회로 구성에 대한 연습을 진행합니다. 실험을 통해 NAND 게이트로 구성한 논리회로가 기존 회로와 동일하게 작동하는 것을 확인하였고, 74138 디코더와 74148 인코더의 동작 원리를 이해할 수 있었습니다. 또한 Enable 기능과 회로 구성법, 진리표 분석, 우선 기능 등을 실험적으로 확인할 수 있었습니다. 1. 디...2024.12.31
-
직류회로에서의 계산2024.12.311. 브릿지 회로 브릿지 회로는 주로 휘이트스톤 브릿지 회로를 통해 미지의 저항값을 측정하는 데 사용됩니다. 4개의 저항값이 적절한 균형을 이루면 a-b 단자 사이의 전압과 단락전류가 0이 되며, R1*Rx=R2*R3 관계식을 이용하여 미지의 저항을 구할 수 있습니다. 2. Y-Δ 상호 변환 Y(와이)회로와 Δ(델타)회로는 서로 등가회로 관계에 있습니다. 이를 통해 회로 분석을 보다 쉽게 할 수 있으며, 합성저항과 각 부분의 전위 및 전류를 손쉽게 구할 수 있습니다. 3. 중첩의 정리 회로에 여러 개의 전원이 있는 경우, 중첩의 정...2024.12.31
-
직류회로에서의 계산 결과 레포트2024.12.311. 브릿지 회로 브릿지 회로는 R1*Rx=R2*R3라는 식이 성립할 때 두 단자 a, b사이의 전압이 0이 되고, 휘이스톤 브릿지가 형성된다. 본 실험에서는 R1과 R2를 1kΩ으로 통일하여 Rx와 R3의 선형적인 특성을 관찰했다. 휘이스톤브릿지 조건에서 Rx라는 미지의 저항을 저항 측정기 없이 계산하면 Rx=R3이고 가변저항의 98Ω이라는 저항값이 Rx이다. 단, Rx의 실제 저항값은 100Ω이며 이에 대한 오차는 고찰에서 다룬다. 2. Y-Δ 회로 변환 직접 계산한 등가저항은 999.5Ω이며 측정값과 거의 유사하다. 또한 Δ>...2024.12.31
-
숫자표시기와 응용 실험 결과 보고서2024.12.311. 7-세그먼트 표시기 7-세그먼트 표시기(7-segment display)의 구성원리를 이해하고 이를 구동하는 방법을 실습했습니다. 디코더를 이용하여 BCD 코드를 활용하고 여러 가지 디코더를 활용한 설계를 진행하여 숫자표시기-디코더 조합의 사용법을 익혔습니다. 2. BCD 디코더 7447 BCD 디코더를 사용하여 BCD 코드를 7-세그먼트 표시기에 올바르게 표시하는 것을 확인했습니다. 이진 코드를 DCBA로 받아들이는 디코더의 특성을 이해하고, 이를 고려하여 회로를 설계했습니다. 3. 회로 설계 및 문제 해결 실험 과정에서 발...2024.12.31
-
광운대학교 전기공학실험 M2. 아날로그 및 디지털 기초 회로 응용 결과레포트2024.12.311. KCL 및 KVL 확인 실험을 통해 KCL(Kirchhoff's Current Law)과 KVL(Kirchhoff's Voltage Law)을 확인했습니다. 아두이노 프로그램으로 측정한 전압과 전류 값이 수작업 측정 결과와 거의 일치하여, 아두이노를 활용한 실시간 측정이 효율적임을 알 수 있었습니다. 다만 아두이노 전원 전압의 정확성과 저항 값의 오차로 인해 약간의 차이가 발생했는데, 이를 보완하기 위해 실측값을 코드에 반영하는 등의 방법을 고려해볼 수 있습니다. 2. 반가산기 및 전가산기 구현 반가산기와 전가산기 회로를 TT...2024.12.31
-
광운대학교 전기공학실험 M3. 숫자표시기(7-SEGMENT LED) 응용 결과레포트2024.12.311. 숫자표시기(7-SEGMENT LED) 응용 이 실험에서는 기존에 수행했던 숫자표시기 회로의 동작을 아두이노를 이용하여 보다 효율적으로 구성해보고, 과거 회로와 비교해 어떠한 부분을 프로그램으로 대체할 수 있었는지를 분석하여 응용방안을 학습하였습니다. 코드 내에서 디코딩한 숫자표시기 실행결과와 BCD 디코더(7447)를 통한 숫자표시기 실행결과를 분석하였으며, 마이크로프로세서 활용의 중요성, 예외처리의 필요성, 실험 회로 구성 시 발생한 오류 등을 고찰하였습니다. 1. 숫자표시기(7-SEGMENT LED) 응용 숫자표시기(7-S...2024.12.31
-
광운대학교 전기공학실험 실험6. 논리조합회로의 설계 예비레포트2024.12.311. 논리회로의 단순화 논리게이트의 조합을 통해 복잡한 논리적 함수관계를 구현할 수 있다. 진리표, 부울대수, 논리회로도를 사용하여 논리회로를 표현할 수 있으며, 이 세 가지 방법은 서로 1:1 대응관계가 있다. 논리회로를 설계할 때는 진리표를 작성하고, 이를 논리식으로 표현한 뒤 부울대수 법칙을 적용하여 단순화하는 과정을 거친다. Karnaugh-map(K-map)을 활용하면 논리식을 더욱 효율적으로 단순화할 수 있다. 2. Karnaugh-map을 통한 논리회로 단순화 Karnaugh-map(K-map)은 진리표를 2차원적으로 ...2024.12.31
-
광운대학교 전기공학실험 실험3. 부울대수와 논리조합 예비레포트2024.12.311. 부울대수 부울대수는 논리변수의 입력과 논리변수 출력간의 함수관계를 수식의 형태로 표현하는 수학체계입니다. 부울대수 체계 안에서 모든 논리변수는 0, 1의 두 상태 중 하나를 갖습니다. 부울대수의 기본 연산에는 OR, AND, NOT 연산이 있으며, 이에 따른 교환법칙, 결합법칙, 분배법칙, 흡수법칙 등의 정리가 성립합니다. 드모르강의 정리를 통해 OR과 AND, NOT 게이트 간의 관계를 이해할 수 있습니다. 2. 논리조합 모든 논리적 함수관계는 AND, OR, NOT 세 가지의 기본 동작 조합으로 표현할 수 있습니다. 이를 ...2024.12.31
-
테브난의 등가회로 실험2024.12.311. 테브난의 정리 테브난의 정리는 복잡한 회로를 단순화하여 나타낼 수 있는 방법입니다. 회로의 임의의 두 지점을 지정하여 분석하면 전체 회로를 하나의 등가전원과 직렬로 연결된 임피던스로 표현할 수 있습니다. 이를 통해 회로의 물리적 특성을 이해하는 데 도움이 됩니다. 2. 테브난 등가회로 테브난 등가회로는 테브난의 정리를 적용하여 회로를 단순화한 형태입니다. 회로의 구조를 알고 있는 경우 계산을 통해 등가회로를 구할 수 있으며, 회로 구조를 모르는 경우 실험적 측정을 통해 등가회로를 구할 수 있습니다. 등가회로를 통해 회로의 특성...2024.12.31