총 3개
-
전자회로(개정4판) - 생능출판, 김동식 지음 / 13장 연습문제 풀이2025.01.021. 위상 선행-지연회로 위상 선행-지연회로에서 입력전압과 출력전압의 크기의 비는 공진주파수에서 1/√2가 된다. 따라서 출력전압의 실효치는 입력전압의 실효치의 1/√2배가 된다. 위상 선행-지연회로의 공진주파수 ω0는 다음과 같이 주어진다: ω0 ≅ 1/√(RC) 2. 빈브리지 발진기 빈브리지 발진기는 비반전 증폭기의 전압분배회로에 저항 R과 병렬로 연결된 2개의 제너다이오드 회로가 추가된 구조이다. 제너다이오드가 도통되면 폐루프 이득이 3이 되어 발진조건을 만족하게 된다. 빈브리지 발진기의 발진주파수는 다음과 같이 계산된다: ω...2025.01.02
-
울산대학교 전기전자실험 18. 발진기2025.01.121. 발진기 이번 실험은 주기를 갖는 정현파나 구형파를 스스로 발생시키는 발진회로의 동작원리를 이해하는 것이 목적입니다. 555 타이머와 2kΩ 저항과 22uF 커패시터를 이용해 단안정회로를 만들었을 때는 50.8ms로 t = ln(3) * RC와 거의 일치하는 것을 확인할 수 있었습니다. 다음으로 비안정 회로에서는 R을 1kΩ으로 설정하고 C를 22uF으로 했을 때 상승시간은 30.864ms, 하강시간은 17ms으로 ln(2)*C*(R1+R2), ln(2)*c*(R2)가 되는 것을 확인할 수 있었습니다. 다음으로 위상천이 발진기에...2025.01.12
-
서강대학교 고급전자회로실험 4주차 예비/결과레포트 (A+자료)2025.01.211. 전압분배 회로 실험회로1은 간단한 전압분배 회로로 해석할 수 있다. 직렬 R1C1와 병렬 R2C2에 의해, 전압의 gain은 f < 20kHz일 때는 주파수가 증가함에 따라 같이 증가하다가, 그 이후에는 감소하게 된다. myDAQ의 bode analyzer로 주파수 특성을 측정한 결과, 10Hz < f < 20kHz의 입력 신호에 대해서는 gain이 -50dB에서 -10dB까지 증가하는 모습을 보였다. 이는 PSpice 시뮬레이션의 결과와 경향성이 같다. 100Hz와 20kHz의 입력 신호에 대해서, gain값 또한 각각 -3...2025.01.21