
총 54개
-
중앙대학교 전기회로 설계실습 결과보고서 7. RC회로의 시정수 측정회로 및 방법설계2025.04.291. RC 회로 이번 실험에서는 저항과 커패시터로 구성된 RC 회로의 time constant를 측정하는 방법에 대해 알아보았으며, 오실로스코프에 나타나는 파형을 통해 커패시터와 time constant의 기능과 동작 원리, 의미 등을 확인할 수 있었다. DMM의 내부 저항과 커패시터를 활용하여 RC time constant를 측정하고, 이론값과 비교하여 오차율을 분석하였다. 또한 Function generator를 이용하여 RC 회로의 동작을 관찰하고, 사각파 입력 시 커패시터의 충전 및 방전 특성을 확인하였다. 2. DMM 내부...2025.04.29
-
LPF와 HPF 설계 / 전기회로설계실습 예비보고서 중앙대 92025.05.021. LPF(Low Pass Filter) 설계 LPF 설계를 위해 cut-off frequency(f_c)가 15.92kHz이므로 w_c = 2π * f_c = 100.03krad/s이다. LPF에서 w_c = 1/RC이고 준비된 커패시터의 크기가 10nF이므로 R을 구하면 R = 1/(w_c C) = 999.7Ω(약 1kΩ)이다. 입력전압 v_IN = V_i cos(wt), V_i = 1V일 때 출력전압 V_o는 V_c와 같으므로 V_c = (V_i)/sqrt((2πf_cRC)^2 + 1) e^(j(-0-90°)), |V_c| ...2025.05.02
-
공진회로(Resonant Circuit)와 대역여파기 설계 / 전기회로설계실습 예비보고서 중앙대 112025.05.021. 공진회로(Resonant Circuit) 공진회로는 RLC 회로에서 특정 주파수에서 큰 전압 또는 전류가 발생하는 현상을 이용한 회로입니다. 이 실험에서는 공진회로를 이용하여 Bandpass 필터와 Bandstop 필터를 설계하고 제작하여 실험하는 것이 목적입니다. Q-factor가 1일 때와 10일 때의 공진 주파수, 대역폭, 필터 특성 등을 계산하고 분석하였습니다. 2. 대역여파기 설계 공진회로를 이용하여 Bandpass 필터와 Bandstop 필터를 설계하였습니다. Q-factor가 1일 때와 10일 때의 공진 주파수, ...2025.05.02
-
중앙대 전기회로설계실습 9차 예비보고서2025.04.271. LPF 설계 C=10nF인 커패시터와 R을 직렬 연결하여 cutoff frequency가 15.92kHz인 LPF를 설계하였습니다. 회로도를 그리고 R의 크기를 구하였습니다. 또한 LPF 전달함수의 크기와 위상을 0~100kHz까지 linear(H)-log(주파수) 그래프로 그렸습니다. 10kHz, 1V 정현파를 인가했을 때 입력파형과 출력파형, 출력의 크기와 입력에 대한 위상을 구하였습니다. 2. HPF 설계 L=10mH인 인덕터와 R을 직렬연결하여 cutoff frequency가 15.92kHz인 HPF를 설계하였습니다. ...2025.04.27
-
전기회로실험및설계 6주차 예비보고서 - DC 입력에 대한 RC 및 RL 회로의 특성2025.01.231. RC 회로의 특성 RC 회로의 시간 상수는 RC 값으로 계산할 수 있으며, 이를 통해 RC 회로의 과도 응답 특성을 분석할 수 있습니다. 예를 들어, RC 회로의 시간 상수는 4.7 x 10^-5초이며, 이를 통해 RC 회로의 과도 응답 특성을 파악할 수 있습니다. 2. RL 회로의 특성 RL 회로의 시간 상수는 L/R 값으로 계산할 수 있으며, 이를 통해 RL 회로의 과도 응답 특성을 분석할 수 있습니다. 예를 들어, RL 회로의 시간 상수는 0.001초이며, 이를 통해 RL 회로의 과도 응답 특성을 파악할 수 있습니다. 3...2025.01.23
-
[중앙대학교 2학년 2학기 전기회로설계실습] 예비보고서3 구매 시 절대 후회 없음(A+자료)2025.04.281. 분압기(Voltage Divider) 설계 이 자료는 전기회로 설계 및 실습 과목의 예비보고서 3에 대한 내용입니다. 주요 내용은 부하효과(Loading Effect)를 고려한 분압기(Voltage Divider)의 설계, 제작 및 실험 결과 분석입니다. 설계 목표는 12V 고정 DC 전원을 이용하여 3V ± 10%, 3mA ± 10% 사양의 IC 칩에 전력을 공급할 수 있는 분압기를 설계하는 것입니다. 먼저 부하효과를 고려하지 않은 잘못된 설계를 하고, 이를 보완하여 부하를 고려한 현실적인 설계를 진행합니다. 각 설계에 대한...2025.04.28
-
전원의 출력저항, DMM의 입력저항 측정회로 설계 / 전기회로설계실습 예비보고서 중앙대 22025.05.021. 건전지의 내부 저항 측정 실험 목적은 건전지의 출력저항과 DMM의 입력저항을 측정하는 회로를 설계, 제작, 측정하고 DC Power Supply의 사용법을 익히는 것입니다. 부하효과(Loading Effect)를 이해하기 위해 건전지의 내부 저항 R1과 외부 부하 저항 R2를 이용한 회로를 구성하여 측정합니다. 이상적인 측정을 위해서는 R1이 0에 가까워야 하며, 좋은 건전지일수록 내부 저항이 0에 가깝게 측정될 것입니다. 2. DMM의 입력 저항 측정 DMM의 측정 단위를 V에 맞추고 저항 양단에 DMM을 연결하여 전압과 전...2025.05.02
-
RC회로의 시정수 측정회로 및 방법설계2025.05.021. RC회로의 시정수 측정 이 보고서는 RC회로의 시정수를 측정하는 회로와 방법을 설계하는 것을 다룹니다. 주요 내용은 다음과 같습니다. 1) V와 R의 값을 측정하고 DMM을 저항과 전압에 직렬로 연결하여 전압 V0를 측정한 후 이를 이용해 Rin을 계산합니다. 2) DMM을 전류 측정 모드로 설정하고 스위치를 1번에 연결하면 초기 전류 I가 흐르고, 시간이 지남에 따라 전류 Ic가 감소하는데 이때 Ic가 초기 전류의 36.8%가 되는 시간이 RC 시정수입니다. 3) RC 시정수가 10μs이고 커패시터 용량이 10nF일 때 저항...2025.05.02
-
전기회로 설계 및 실습 결과보고서 - Thevenin 등가회로 설계2025.04.281. Thevenin 등가회로 설계 실험을 통해 Thevenin 등가회로를 설계, 제작, 측정하여 원본 회로 및 이론값과 비교하였다. 먼저 브리지회로를 구성하여 부하에 걸리는 전압과 전류를 측정하고 계산하였다. 그 다음으로 Thevenin 등가전압과 등가저항을 측정하였고, 이를 이용하여 부하에 걸리는 전압과 전류를 계산하였다. 실험 결과, 이론값과 비교하여 1% 미만의 오차가 발생하였으며, 이를 통해 Thevenin 등가회로의 정확성을 확인할 수 있었다. 1. Thevenin 등가회로 설계 Thevenin 등가회로 설계는 전기 회로...2025.04.28
-
[A+] 중앙대학교 전기회로 설계실습 결과보고서 5. Oscilloscope와 Function Generator 사용법2025.04.291. Oscilloscope 사용법 Oscilloscope는 전압신호의 파형을 화면에 시간의 함수로 나타내는 장비이며, 전기전자공학 분야에서 가장 많이 쓰이는 측정 장비이므로 가장 중요한 장비이다. Oscilloscope를 잘 사용하는 것은 모든 전기전자 관련 기술자에게 필수적이며, 이 장비를 언제, 어떻게 사용하는가를 잘 이해하고 있어야 한다. 2. Function Generator 사용법 Function Generator의 Thevenin 등가회로 및 Loading Effect를 측정하고 그래프로 나타내었다. 다양한 부하 저항 ...2025.04.29