
총 12개
-
테브난의 등가회로 실험2024.12.311. 테브난의 정리 테브난의 정리는 복잡한 회로를 단순화하여 나타낼 수 있는 방법입니다. 회로의 임의의 두 지점을 지정하여 분석하면 전체 회로를 하나의 등가전원과 직렬로 연결된 임피던스로 표현할 수 있습니다. 이를 통해 회로의 물리적 특성을 이해하는 데 도움이 됩니다. 2. 테브난 등가회로 테브난 등가회로는 테브난의 정리를 적용하여 회로를 단순화한 형태입니다. 회로의 구조를 알고 있는 경우 계산을 통해 등가회로를 구할 수 있으며, 회로 구조를 모르는 경우 실험적 측정을 통해 등가회로를 구할 수 있습니다. 등가회로를 통해 회로의 특성...2024.12.31
-
RC,RL회로 시정수 & RLC 직렬회로 과도특성 결과보고서2025.01.121. RC회로 시정수 RC회로에서 입력 구형파를 채널 1에 연결하고 커패시터의 출력파형을 채널 2에 연결하여 비교한 결과, 커패시터 값을 변화시키면서 시정수 값을 실험값과 이론값을 비교하였다. 실험값과 이론값의 오차가 없었다. 2. RL회로 시정수 RL회로에서 입력 구형파와 인덕터의 전압 변화에 따른 출력파형을 비교하였다. 디지털 멀티미터로 인덕터에 흐르는 전류를 측정한 결과 1.37mA였다. 3. RLC 직렬회로 과도특성 RLC 직렬회로에서 입력 구형파와 각각의 저항, 인덕터, 커패시터의 출력 파형을 비교하였다. 저항의 출력 파형...2025.01.12