
총 45개
-
Capacitor의 전기적 특성 실험_결과레포트2025.01.121. 기본 RC 회로 실험 기본 RC 회로 실험의 결과, 모두 Capacitor 양단 전압 파형이 충전과 방전이 반복되는 파형으로 관찰되었다. 실험 이론상 RC의 식으로 시정수 값을 찾아낼 수 있었는데, RC 값이 클 경우 시정수에 근접하게 관찰되어 성공적인 실험임을 알 수 있었다. RC 값이 작을 경우에는 시정수에 비해 주기가 매우 짧기 때문에 최대값의 63.2%에서 관찰하기 힘들었다. 평균 전압은 0에 가깝게 관찰되었다. 2. Diode를 이용한 RC 회로 실험 Diode를 이용한 RC 회로 실험의 결과, 기본 RC 회로와는 다...2025.01.12
-
일반물리학실험2 축전기의 충전과 방전2025.01.111. 축전기 충전 과정 축전기, 저항, DC Power Supply가 직렬 연결로 구성된 회로에서 축전기가 완전 방전된 상태에서 회로가 개방되어 있으면 전류가 흐르지 않는다. 회로를 폐쇄하면 DC Power Supply에 의해 전류가 회로에 흐르기 시작하여 축전기의 충전이 진행된다. 시간 t와 축전기에 충전된 전하 q, 회로에 흐르는 전류 I의 관계는 특정 수식으로 표현된다. 축전기의 양단의 전위차는 이 수식으로 계산되며, 전하가 충분히 충전되어 전류가 더 이상 흐르지 않게 되는 시점은 (DC Power Supply 입력 전압)인 ...2025.01.11
-
전기회로설계실습 7. RC회로의 시정수 측정회로 및 방법설계2025.01.211. RC회로의 시정수 측정 RC회로의 시정수를 측정하는 방법을 설계하는 것이 이 실습의 목적입니다. 주어진 시정수를 갖는 RC회로를 설계하고 이를 측정하는 방법을 설계합니다. 이를 위해 DMM, 함수발생기, 오실로스코프 등의 기본 장비를 사용하며, 저항, 가변저항, 커패시터 등의 부품을 활용합니다. 회로 구성, 측정 방법, 파형 관찰 등의 내용이 포함됩니다. 1. RC회로의 시정수 측정 RC회로의 시정수 측정은 전자공학 분야에서 매우 중요한 개념입니다. 시정수는 RC회로의 과도응답 특성을 결정하는 핵심 요소로, 회로의 동적 동작을...2025.01.21
-
전기회로설계실습 실습8 결과보고서2025.01.201. RL 회로의 과도응답 이 보고서는 RL 회로의 과도응답을 실험적으로 분석한 내용을 다루고 있습니다. 주요 내용은 RL 회로의 설계, 입력 사각파와 각 소자의 전압 파형 측정, 시정수 τ의 측정 및 이론값과의 비교, 입력 전압 크기 변화에 따른 저항 전압 파형 변화 등입니다. 실험 결과와 이론적 분석을 통해 RL 회로의 과도응답 특성을 이해할 수 있습니다. 2. 인덕터의 특성 이 보고서에서는 인덕터의 중요한 특성인 DC 성분의 전압 통과 능력에 대해 설명하고 있습니다. 인덕터에 인가되는 사각파 입력 전압에서 DC 성분은 인덕터가...2025.01.20
-
전자전기컴퓨터설계1 결과보고서 9주차2025.05.041. RC 회로 첫 번째 실험은 RC 회로에서 저항의 크기에 따른 그래프의 파형을 관찰하고, 시정수를 구하였다. 이론적으로 구한 시정수와 실제 커서를 통해서 구한 시정수는 같았다. RC 회로의 시정수는 R×C 이다. 2. LC 회로 두 번째 실험은 LC 회로에서 저항의 크기에 따른 그래프의 파형을 관찰하고, 시정수를 구하였다. 이론적으로 구한 시정수와 실제 커서를 통해서 구한 시정수는 대부분 같았다. 68Ω일 때 가장 큰 유효숫자의 값이 달랐지만 시정수 자체가 매우 작은 것을 감안하면, 거의 같은 값으로 볼 수 있다. LC 회로의 ...2025.05.04
-
[일물실2 A+] 축전기의 충전-방전 실험 Report2025.05.151. 축전기의 충전 과정 축전기의 충전 과정에서 전류와 전압의 변화를 관찰하였다. 전류는 초기에 최대값을 가지며 시간이 지남에 따라 감소하는 모습을 보였다. 이는 축전기에 전하가 충전되면서 전류의 흐름이 방해받기 때문이다. 전압은 시간에 따라 증가하여 최종적으로 축전기에 걸리는 전위차가 생성된다. 2. 축전기의 방전 과정 축전기의 방전 과정에서도 전류와 전압의 변화를 관찰하였다. 전류는 초기에 최대값을 가지며 시간이 지남에 따라 감소하는 모습을 보였다. 이는 축전기에 충전된 전하가 방전되면서 전류의 흐름이 점차 줄어들기 때문이다. ...2025.05.15
-
일반물리학 실험 2 - IOLab장치를 사용한 축전기의 충전과 방전2025.01.221. 축전기의 충전과 방전 실험을 통해 축전기의 충전과 방전 과정을 관찰하고 이론적 계산과 비교하였다. 시간에 따른 전류와 전압의 변화 양상을 그래프로 나타내고 시정수의 의미를 확인할 수 있었다. 충전과 방전이 시작된 직후의 변화율이 가장 크고 시간이 지남에 따라 변화율이 줄어드는 지수함수적 형태를 보였다. 키르히호프 제2법칙을 적용하여 구한 미분방정식의 해와 실험 결과가 일치함을 확인하였다. 1. 축전기의 충전과 방전 축전기의 충전과 방전은 전기 회로에서 매우 중요한 역할을 합니다. 축전기는 전기 에너지를 저장하고 필요할 때 방전...2025.01.22
-
중앙대 전기회로설계실습 결과보고서82025.01.171. RL 회로의 과도응답 설계 이 보고서는 중앙대학교 전기회로설계실습 수업의 결과 보고서입니다. 주요 내용은 time constant가 10μs인 직렬 RL 회로를 설계하고, 이에 따른 Function generator 출력파형, 저항전압파형, 인덕터 전압파형을 측정 및 분석한 것입니다. 또한 주파수 10kHz의 서로 다른 출력 크기의 사각파를 입력하여 관찰한 파형의 차이점을 설명하고 있습니다. 실험 결과와 예비보고서에서 작성한 파형을 비교하여 차이점을 분석하였습니다. 1. RL 회로의 과도응답 설계 RL 회로의 과도응답 설계는 ...2025.01.17
-
전기회로설계실습 8장 예비보고서2025.01.201. RL 회로의 과도응답(Transient Response) 이 보고서는 RL 회로의 과도응답을 측정하는 실험 계획을 다루고 있습니다. 주요 내용은 다음과 같습니다: 1) 시정수 10 μs인 RL 직렬 회로를 설계하고, 2) 함수 발생기 출력과 인덕터 전압을 동시에 관측하도록 회로와 오실로스코프를 연결하는 방법, 3) 함수 발생기 출력과 저항 전압을 동시에 관측하는 방법, 4) 함수 발생기 출력이 DC 오프셋이 있을 때의 예상 파형, 5) 저항 양단에 오실로스코프를 연결했을 때의 파형 예상, 6) 주기가 시정수와 같은 사각파를 R...2025.01.20
-
중앙대학교 전기회로설계실습 7. RC회로의 시정수 측정회로 및 방법 설계(예비) A+2025.01.271. DMM의 내부저항 측정 DMM의 내부저항을 측정하는 방법을 설계하여 제출하라. 1) DMM의 측정단위를 Ω으로 맞춘다. 2) DMM의 측정치를 10 Ω보다 크게 맞추고, 임의의 수십[MΩ] 정도의 저항의 저항값을 측정한다. 3) DMM의 측정단위를 Vdc로 바꾼다. 4) DC Power Supply 와 임의의 저항, DMM을 연결한다. 5) DMM에서 측정되는 전압을 통해 DMM의 내부저항을 구한다. 2. RC time constant 측정 DMM의 내부저항과 2.2 μF의 커패시터를 이용하여 RC time constant를 ...2025.01.27