
총 13개
-
델타와이 변환 및 회로해석 결과보고서2025.01.121. 델타-와이 변환 이번 실험은 복잡한 회로, 델타 형 회로를 와이 형 회로로 변환해보고 두 값의 오차를 살펴보는 실험입니다. 실험에서는 주어진 저항값보다 10배 높은 값들을 이용하였고, 가변저항기 대신 델타 형 회로에 해당하는 값들을 직접 계산해 고정저항기를 사용하였습니다. 실험 결과, 델타 형 회로를 와이 형 회로로 변환해도 오차가 6% 정도로 크지 않아 두 회로를 등가회로라 볼 수 있습니다. 신호 회로망에 대한 델타-와이 변환은 효과적인 방법 중 하나이며, 복잡한 델타 형 회로가 제시된다면 와이 형 회로로 변환해 합성저항과 ...2025.01.12
-
전자회로(개정4판) - 생능출판, 김동식 지음 / 11장 연습문제 풀이2025.01.021. 연산증폭기의 응용회로 1. 그림 11-22에서 연산증폭기의 반전(-) 입력전압은 ±Vd 차동전압을 무시할 수 있으므로 연산증폭기의 비반전(+) 입력전압 또한 ±Vd이다. 따라서 출력전압 Vo는 ±Vd ± Vref이다. 2. 이 비교기는 히스테리시스와 제너제한을 가지며, 양단 전압은 항상 ±Vref이다. 3. 연산증폭기의 반전(-) 입력전압은 ±Vd 차동전압을 무시할 수 있으므로 연산증폭기의 비반전(+) 입력전압 또한 ±Vd이다. 4. 시정수 RC에 따른 출력 파형의 변화율을 설명하고 있다. 5. 그림 11-25에서 R1, R2...2025.01.02
-
등가 전원 정리_결과레포트2024.12.311. 테브난의 정리 테브난의 정리 실험을 통해 복잡한 회로를 하나의 전원과 하나의 저항으로 구성된 등가회로로 표현할 수 있음을 확인하였다. 실험 결과, 테브난의 등가 전압과 등가 저항을 계산하고 이를 이용하여 부하 전류를 구할 수 있었다. 오차 발생 원인으로는 저항 자체의 내부 오차, 측정 시 단자 인지 오류, 주변 온도 변화, 접촉 불량 등이 있었다. 향후 실험의 정밀도를 높이기 위해서는 정밀한 저항 사용, 온도 유지, 접촉 개선 등이 필요할 것으로 보인다. 2. 노튼의 정리 노튼의 정리 실험을 통해 복잡한 회로를 하나의 전류원과...2024.12.31