
총 61개
-
중앙대 전기회로설계실습 결과보고서7_RC회로의 시정수 측정회로 및 방법설계(보고서 1등)2025.05.101. RC회로의 시정수 측정 실습을 통해 RC회로의 시정수를 측정하는 방법을 알아보았다. DMM의 내부저항을 활용하여 RC회로를 구성하고, 10V 직류전압을 이용한 실험에서 이론적 계산 값과 실제 측정 값의 오차가 7.95%로 나타났다. 또한 Function Generator를 이용한 실습에서는 시정수가 9μs로 계산된 10μs와 10%의 오차를 보였다. 오차의 원인으로는 저항과 커패시터의 값 차이, 시계를 이용한 수동 측정의 한계 등이 지적되었다. 2. RC회로의 과도응답 특성 RC회로에 사각파를 인가했을 때의 전압 및 전류 파형...2025.05.10
-
A+ 전자회로설계실습_피드백 증폭기 (Feedback Amplifier)2025.01.211. Series-Shunt 피드백 증폭기 Series-Shunt 피드백 증폭기는 입력이 전압이고 출력도 전압인 구조입니다. 시뮬레이션을 통해 입력 전압을 0V에서 6V까지 변화시켰을 때 출력 전압의 변화를 관찰할 수 있습니다. 입력 저항과 출력 저항을 각각 1kΩ과 100Ω으로 변경하여 시뮬레이션을 반복하면 출력 전압의 변화 양상이 달라짐을 확인할 수 있습니다. 이를 통해 피드백 증폭기의 특성을 이해할 수 있습니다. 2. Series-Series 피드백 증폭기 Series-Series 피드백 증폭기는 입력이 전압이고 출력이 전류인...2025.01.21
-
[중앙대학교 전기회로설계실습] A+ 결과보고서 8. 인덕터 및 RL회로의 과도응답2025.05.032025.05.03
-
회로이론응용및실험레포트 7. RC 회로 및 RLC 회로의 주파수 응답 특성2025.05.151. 과도응답(transient response) 과도응답에 대한 실험은 회로가 어떤 입력 신호에 대하여 시간에 따라 어떻게 변화하는지를 측정하는 실험으로, 회로의 시간 응답(time response)을 측정하는 실험이었다. 시간 응답은 보통 그래프의 형태로 나타내며, 시간 응답 그래프의 가로 축이 시간축이 된다. 2. 주파수 응답 주파수 응답은 정현파 형태의 주파수가 변화할 경우 정현파 입력신호에 대한 회로 정상상태 응답을 본다. 입력 주파수가 변화함에 따라 출력신호의 Gain과 위상차가 변하며 전달함수를 이용하면 Time dom...2025.05.15
-
중앙대 전기회로설계실습 결과보고서10_RLC 회로의 과도응답 및 정상상태 응답 (보고서 1등)2025.05.101. RLC 회로의 과도응답 및 정상상태 응답 RLC직렬회로의 과도응답 및 정상상태 응답을 가시적으로 관찰하고 이론과 비교하기 위해 실습을 진행하였다. 저감쇠, 임계감쇠, 과감쇠 등 다양한 응답 특성을 실험을 통해 확인하고 이론값과 비교하였다. 공진주파수 측정 실험도 수행하였다. 실험 과정에서 발생한 오차의 원인을 인덕터의 내부저항, 저항의 미세한 차이, 커패시터의 온도 민감성 등으로 분석하였다. 1. RLC 회로의 과도응답 및 정상상태 응답 RLC 회로는 저항(R), 인덕터(L), 캐패시터(C)로 구성된 전기 회로로, 과도응답과 ...2025.05.10
-
기초회로실험 RLC회로의 과도응답 및 정상상태응답 실험 결과보고서2025.04.291. RLC 회로 RLC 회로는 저항(R), 인덕터(L), 커패시터(C)로 구성된 전기 회로입니다. 이 실험에서는 RLC 회로의 과도 응답과 정상 상태 응답을 수학적으로 도출하고 실험적으로 확인하였습니다. 구형파와 정현파 입력에 대한 RLC 회로의 전압 출력을 관찰하고 위상차를 측정하였습니다. 온라인 웹 시뮬레이션을 이용하여 실험을 진행하였지만, 정확한 측정에 어려움이 있었습니다. 향후 오실로스코프를 이용한 실험을 통해 더 정확한 결과를 얻을 수 있을 것으로 기대됩니다. 1. RLC 회로 RLC 회로는 저항(R), 인덕터(L), 캐...2025.04.29
-
기초회로실험 RC회로의 과도응답 및 정상상태응답 실험 결과보고서2025.04.291. RC 회로의 과도응답 RC 회로에서 과도응답을 수학적으로 도출하고 실험적으로 확인하였다. 시정수를 측정하고 다양한 RC 회로 구성에서 출력 파형을 관찰하였다. 시뮬레이션의 한계로 인해 정확한 측정에 어려움이 있었지만, 이론값과 유사한 결과를 확인할 수 있었다. 2. RC 회로의 정상상태응답 RC 회로에서 정상상태응답을 수학적으로 도출하고 실험적으로 확인하였다. 입력이 정현파일 때 출력 파형을 관찰하고 이론값과 비교하려 하였으나, 시뮬레이션의 한계로 인해 정확한 위상 지연 시간을 측정할 수 없었다. 따라서 이론값과의 오차를 구하...2025.04.29
-
중앙대 전기회로설계실습 결과10. RLC 회로의 과도응답 및 정상상태 응답 A+2025.01.271. RLC 회로의 과도응답 및 정상상태응답 저항, 인덕터, 커패시터로 구성된 RLC회로의 과도응답 및 정상상태응답을 이해하고 실험으로 확인했다. 가변저항의 값을 조절해가며 저감쇠, 임계감쇠 및 과감쇠의 특성을 살펴보았다. 입력이 정현파일 때 회로소자에 걸리는 전압 및 위상차를 관찰했다. 또한 저항이 없는 LC회로를 구성하여 C의 전압이 최대가 될 때의 주파수를 알아보았다. 1. RLC 회로의 과도응답 및 정상상태응답 RLC 회로는 저항(R), 인덕터(L), 캐패시터(C)로 구성된 전기 회로로, 과도응답과 정상상태응답 특성을 모두 ...2025.01.27
-
[중앙대전전][전기회로설계실습][예비보고서]-8.인덕터 및 RL회로의 과도응답(Transient Response)2025.05.151. RL 회로의 과도응답 이 실습에서는 주어진 시정수를 갖는 RL 회로를 설계하고 이를 측정하는 방법을 설계합니다. 시정수 τ가 10 μs인 RL 직렬회로를 설계하고, 함수발생기의 사각파 입력에 대한 저항 전압과 인덕터 전압의 예상 파형을 그래프로 그립니다. 또한 오실로스코프의 설정 방법과 회로 연결 상태를 제시합니다. 마지막으로 RL 회로에 사각파를 인가했을 때 예상되는 저항과 인덕터의 전압 파형을 설명합니다. 1. RL 회로의 과도응답 RL 회로의 과도응답은 전기 회로 이론에서 중요한 개념입니다. RL 회로는 저항(R)과 인덕...2025.05.15
-
인덕터 및 RL회로의 과도응답(Transient Response) 예비보고서 (보고서 점수 만점/A+)2025.04.251. RL 회로의 과도응답 RL 회로에서 time constant τ는 L/R로 나타나며, 10mH 인덕터와 1kΩ 저항을 사용하면 time constant가 10μs가 된다. Function generator의 출력을 1V 사각파(high=1V, low=0V, duty cycle=50%)로 하고 주파수를 5kHz로 설정하면 저항 전압과 인덕터 전압의 예상 파형을 그래프로 확인할 수 있다. 오실로스코프의 Time/DIV는 25μs, Volts/DIV는 200mV로 설정하면 적절할 것이다. 2. RC 회로의 과도응답 RC 회로에서 t...2025.04.25