
총 37개
-
충북대학교 정보통신공학부 회로실험II 실험 13. CMOS-TTL interface 결과보고서2025.01.111. CMOS-TTL interface CMOS-TTL interface 실험을 수행하였습니다. 실험 과정 및 결과는 다음과 같습니다. 1번 실험에서는 10[V] 인가 시 5[V], 5[V] 인가 시 결과를 확인하였습니다. 2번 실험에서도 동일한 결과를 확인하였습니다. 3번과 4번 실험에 대한 과정 및 결과도 보고되어 있습니다. 1. CMOS-TTL interface The CMOS-TTL interface is an important topic in digital electronics and computer engineering....2025.01.11
-
중앙대학교 아날로그 및 디지털 회로 설계 실습 5차 예비보고서2025.01.041. 전압제어 발진기(VCO) 전압제어 발진기(VCO)를 설계하고 전압을 이용한 발진 주파수의 제어를 실험으로 확인하였습니다. 슈미트 회로와 적분기 회로를 결합하여 VCO를 구현하였으며, 입력 전압 VC에 따른 출력 주파수 f의 변화를 관찰하였습니다. 시뮬레이션 결과, VC가 증가함에 따라 f도 증가하는 경향을 보였으며, 고주파 영역에서는 비선형적으로 증가하는 것을 확인하였습니다. 또한 슈미트 회로의 저항비와 커패시터 값을 변화시키면서 출력 파형을 관찰하였습니다. 1. 전압제어 발진기(VCO) 전압제어 발진기(VCO)는 전자 회로 ...2025.01.04
-
전자회로 설계 및 실습 결과보고서: MOSFET Current Mirror 설계2025.05.141. Current Mirror Current Mirror는 트랜지스터를 전류원으로 이용하여 같은 크기의 전류를 계속해서 만들어내는 회로입니다. 이번 실험에서는 단일 Current Mirror와 Cascode Current Mirror를 설계하고 측정하여 그 특성을 확인하였습니다. 2. 단일 Current Mirror 첫 번째 실험에서는 단일 Current Mirror 회로를 구현하고 측정하였습니다. 실험 결과 MOSFET을 이용해 회로를 설계하면 동일한 전류(Io)가 흐르는 것을 확인할 수 있었습니다. 또한 ΔVo ≡ Io·ΔRo...2025.05.14
-
중첩의 원리 실험2025.05.161. 선형성(Linearity) 선형성(Linearity)은 비례성(homogeneity property)과 가산성(additivity property)으로 구성됩니다. 선형회로에서만 적용 가능한 중첩(Superposition)의 원리는 하나 이상의 독립 전원이 있을 때, 전체 회로의 동작이 모든 독립 전원이 하나씩 동작할 때의 결과를 합친 것과 같다는 것을 의미합니다. 2. 중첩의 원리 적용 중첩의 원리를 적용하기 위해서는 하나의 소스를 제외하고 모든 독립전원을 끄고, 각각 다른 독립전원에 1의 내용을 반복한 뒤 독립전원에 의한 ...2025.05.16
-
기초회로실험 OPAMP 실험 결과보고서2025.04.291. 반전 증폭기 반전 증폭기의 전압이득을 확인하는 실험을 온라인 웹 시뮬레이션을 이용하여 진행했다. 저항 값에 따른 출력전압과 전압이득의 변화를 확인했으며, 이상적인 연산 증폭기를 사용했기 때문에 계산 값과 실험 값이 거의 일치했다. 다만 웹 시뮬레이션의 표기 한계로 인한 기기적 오차가 발생했다. 실제 소자를 이용할 경우 환경적 오차와 기기적 오차가 추가로 발생할 수 있다. 2. 비반전 증폭기 비반전 증폭기 실험 역시 온라인으로 진행되었으며, 반전 증폭기 실험과 유사한 결과를 얻었다. 이상적인 연산 증폭기를 사용했기 때문에 오차가...2025.04.29
-
기초회로실험 RC회로의 과도응답 및 정상상태응답 실험 결과보고서2025.04.291. RC 회로의 과도응답 RC 회로에서 과도응답을 수학적으로 도출하고 실험적으로 확인하였다. 시정수를 측정하고 다양한 RC 회로 구성에서 출력 파형을 관찰하였다. 시뮬레이션의 한계로 인해 정확한 측정에 어려움이 있었지만, 이론값과 유사한 결과를 확인할 수 있었다. 2. RC 회로의 정상상태응답 RC 회로에서 정상상태응답을 수학적으로 도출하고 실험적으로 확인하였다. 입력이 정현파일 때 출력 파형을 관찰하고 이론값과 비교하려 하였으나, 시뮬레이션의 한계로 인해 정확한 위상 지연 시간을 측정할 수 없었다. 따라서 이론값과의 오차를 구하...2025.04.29
-
중앙대학교 아날로그및디지털회로설계실습 신호 발생기2025.05.101. Wien bridge 신호발생기 설계 및 제작 이번 실험에서는 일정한 주파수와 위상, 크기를 가진 주기 함수를 발생시키는 신호 발생기를 설계하였다. Op amp에 인가되는 저항의 크기로 원하는 주파수와 gain을 설정하고, 다이오드를 연결하여 왜곡이 덜 발생하는 회로를 구성하였다. 첫 번째 실험으로 다이오드를 추가하지 않은 신호발생기에서는 발진 주파수가 1.667kHz가 나왔고, 두 번째 실험으로는 다이오드를 추가한 안정된 신호발생기는 발진주파수가 1.613 kHz가 나왔다. 첫 번째, 두 번째 실험의 출력파형을 비교해보고, ...2025.05.10
-
[A+보고서] Floyd 회로이론실험 결과레포트_ 7 전압분배기2025.05.131. 전압 분배기 설계 및 실험 이 보고서는 전압 분배기 회로를 설계하고 실험을 통해 검증하는 내용을 다루고 있습니다. 실험 목적은 직렬 저항 회로에서 전압 분배 법칙을 적용하고, 원하는 출력 전압이 나오도록 전압 분배기를 설계하며, 실험으로 이를 확인하는 것입니다. 또한 전압 분배기에서 가변 저항으로 조정할 수 있는 전압 범위를 구하는 것도 포함됩니다. 실험 과정에서 저항 값 측정, 직렬 연결 회로 구성, 전압 측정 등을 수행하였고, 이를 통해 전압 분배 법칙의 적용, 원하는 출력 전압 구현, 가변 저항을 이용한 전압 범위 확인 ...2025.05.13
-
[A+보고서] Floyd 회로이론실험결과레포트_ 20 커패시터2025.05.131. 커패시터 커패시터는 도체 두 개가 절연체를 사이에 두고 갈라져 마주 보는 형태로, 이 두 도체 사이에 전압이 가해지면 도체에는 전하(electric charge)가 모이게 된다. 이렇게 전하를 저장하는 능력이 커패시터의 기본 성질이다. 커패시터의 도체는 판(plate)이라고 하고, 절연체를 유전체(dielectric)라고 한다. 도체 판이 넓을수록, 두 도체 판 사이의 틈이 좁을수록 전하를 저항하는 능력인 커패시턴스가 커진다. 커패시터로 흐르는 전하는 커패시터의 전압의 크기가 전압 원의 전압과 같아질 때까지 쌓인다. 즉, 커패...2025.05.13
-
[A+]floyd 회로이론 예비레포트_13 휘트스톤 브리지(LTspice 시뮬레이션)2025.05.131. 휘트스톤 브리지 휘트스톤 브리지는 미지 저항의 크기를, 그 값을 알고 있는 표준저항과 정확하게 비교할 수 있기 때문에 계측 응용에 주로 사용되는 회로이다. 미지 저항값은 주로 스트레인 게이지 같은 변화기를 나타내게 되는데 이것은 자극받으면 저항값이 아주 작게 변한다. 2. 테브낭 정리와 부하저항 테브낭 정리를 사용하여 브리지의 부하저항에 흐르는 전류를 구할 수 있다. 부하저항을 제거하고 전압 원을 단락시켜서 테브낭 저항을 구한다. 이때 전압 원이 단락되면서 저항들이 병렬 연결되는 것을 알 수 있다. 테브낭 전압은 부하가 없을 ...2025.05.13