
총 34개
-
한양대 디지털 IC 개요 및 조합논리회로2025.05.041. 조합논리회로 조합논리회로는 현재 입력에 따라 출력이 항상 똑같이 결정되는 논리회로를 뜻한다. 이와 반대로, 순차논리회로는 현재 입력 뿐만 아니라 이전 입력에도 영향을 받는다. SOP (SUM OF PRODUCT)와 POS (PRODUCT OF SUM)의 차이도 알아야 한다. SOP는 곱의 합이고 POS는 합의 곱이다. 간략화된 곱의 합의 기능을 하기 위해서는 1. Algebraic(대수) 간략화 방식 2. K-MAP 3. Quine-McCluskey 방식이 있다. 1번은 정확하지만 한 눈에 보기 어려운 단점이 있고, 3번은 표...2025.05.04
-
아날로그및디지털회로설계실습_4bit-Adder_결과보고서2025.05.051. 2-Bit Adder 회로 설계 본 설계실습은 2-Bit Adder 설계, 측정, 분석하는 실험이었습니다. Full Adder 두 개를 연결하여 2-Bit를 계산할 수 있는 회로를 설계하였고, 회로도는 다음과 같습니다. 검산을 위해 2Bit Adder의 각 출력 부분들의 불리언식과, 이진 덧셈식을 구하였습니다. 이 식들로 측정값을 검산 해본 결과 정확히 일치하는 것을 확인하였으며, 실험을 통해 조합논리회로의 설계 방법을 이해할 수 있었습니다. 또한 얻은 데이터를 이용해 2-Bit Adder의 8가지 다른 입력에 대한 진리표를 ...2025.05.05
-
5주차 결과 보고서 19장 논리회로 응용 및 Karnaugh Map (1)2025.05.031. 논리회로 응용 논리회로 응용 및 Karnaugh Map 실험을 통해 논리식의 간략화와 논리회로 구성을 실험하였습니다. 주어진 부울 대수식을 이용하여 논리회로를 설계하고, 카르노 맵을 활용하여 간략화하는 과정을 수행하였습니다. 실험 결과를 통해 간략화된 회로와 원래 회로의 출력이 동일함을 확인하였습니다. 2. Karnaugh Map Karnaugh Map을 활용하여 주어진 부울 대수식을 간략화하는 과정을 수행하였습니다. Karnaugh Map을 통해 얻은 간략화된 식과 부울 대수식을 이용한 간략화 결과가 동일함을 확인하였습니다....2025.05.03
-
[예비보고서]중앙대학교 아날로그및디지털회로설계실습 7-segment / Decoder 회로 설계2025.05.101. 7-segment와 Decoder 7-segment와 Decoder를 이해하고 관련 회로를 설계하는 것이 이 실습의 목적입니다. 7-segment/Decoder 진리표를 작성하고, Karnaugh 맵을 이용하여 간소화된 불리언 식을 구했습니다. 또한 Decoder와 7-segment를 이용한 7-segment 구동 회로를 설계했습니다. 1. 7-segment와 Decoder 7-segment 디스플레이와 디코더는 전자 기기에서 중요한 역할을 합니다. 7-segment 디스플레이는 숫자와 문자를 표시하는 데 사용되며, 디코더는 ...2025.05.10
-
[A+, 에리카] 2021-1학기 논리설계및실험 Half Adder, Full Adder 실험결과보고서2025.05.011. 아날로그와 디지털의 차이 아날로그는 연속적인 값이지만 디지털은 불연속적인 값이다. 따라서 디지털은 아날로그에 비해 장점이 많다. 특히 논리적이고, 계산이 가능한 쉬운 모델로 설계가 용이하기에 아날로그보다 디지털을 이용하여 대부분의 설계가 이루어짐을 알 수 있다. 2. 논리회로의 종류 논리회로에는 논리 게이트를 이용하여 구성된 논리회로, 오로지 입력에 의해서만 출력이 결정되며 따로 메모리를 갖고 있지 않은 조합논리회로, 입력과 현재의 상태에 의해 출력이 결정되며 메모리에 회로의 상태를 저장하는 순차논리회로가 있다. 3. 최소항 ...2025.05.01
-
아날로그 및 디지털 회로 설계 실습 - 7segment Decoder 회로 설계2025.01.291. 7-segment/Decoder 진리표 7-segment/Decoder 진리표를 작성하였다. 이론부에 따라 진리표를 작성하면 아래와 같다. 2. 불리언식 구하기 Karnaugh 맵을 이용하여 간소화된 Sum of product 또는 Product of sum 형태의 불리언 식을 구하였다. 3. 7-Segment 구동 회로 설계 Decoder와 7-segment를 이용한 7-segment 구동 회로를 설계하였다. 시뮬레이션 결과가 진리표와 동일한 것을 확인하였다. 1. 7-segment/Decoder 진리표 7-segment/D...2025.01.29
-
아날로그 및 디지털 회로 설계실습 결과보고서72025.01.171. 논리 게이트 회로 구현 논리 게이트 소자를 이용하여 NAND, NOR, XOR 게이트 회로를 구현하고 진리표와 실험 결과를 비교하였다. NAND 게이트만을 사용하여 AND, OR, NOT 게이트의 등가회로를 구성할 수 있음을 확인하였다. 또한 NAND, NOT 게이트를 사용하여 3입력 NAND 게이트의 등가회로를 구성할 수 있음을 확인하였다. 2. 게이트 회로의 시간 지연 측정 AND 게이트와 OR 게이트를 직렬로 연결하고 구형파를 입력하여 시간 지연을 측정하였다. 게이트 개수가 증가할수록 시간 지연이 길어지는 것을 확인하였다...2025.01.17
-
컴퓨터구조_에지트리거형 플립플롭(D-, JK-, T-)의 특성을 비교하고 설명해보자2025.01.271. 에지트리거 플립플롭 에지트리거는 회로에서 신호가 하이 레벨(High Level, 1)에서 로우 레벨(Low Level, 0)로 또는 로우 레벨에서 하이 레벨로 전환할 때 발생하는 출력 변화를 의미한다. 이는 상태 변수의 변화 순간에 기반하여 작동하며, 상승 에지(Rising Edge)와 하강 에지(Falling Edge)를 검출하는 기능을 한다. 본론에서는 이러한 상승에지와 하강 에지를 검출하여 처리하는 에지트리거형 플립플롭인 D-플립플롭, JK-플립플롭, T-플립플롭의 특성을 비교하고 설명한다. 2. D-플립플롭 D-플립플롭...2025.01.27
-
[A+] 중앙대학교 아날로그 및 디지털 회로 설계실습 예비보고서 8. 래치와 플립플롭2025.04.291. RS 래치의 특성 분석 RS 래치의 진리표를 나타내고, 이론적인 상태도를 그렸습니다. 각 입력 조건에 따른 출력 상태를 설명하였습니다. (S,R) = (0,1)일 때 리셋, (S,R) = (1,0)일 때 셋, (S,R) = (0,0)일 때 현재 상태 유지, (S,R) = (1,1)일 때 금지된 입력 상태 등을 확인하였습니다. 1. RS 래치의 특성 분석 RS 래치는 디지털 회로에서 널리 사용되는 기본적인 메모리 소자입니다. RS 래치는 Set(S)와 Reset(R) 입력을 가지고 있으며, 이 두 입력에 따라 출력 Q와 Q'가 ...2025.04.29
-
디지털공학개론 - A + A'B = A + B가 성립한다는 것을 진리표를 이용하여 증명하세요2025.05.111. 디지털공학 디지털공학 분야에서 A + A'B = A + B가 성립한다는 것을 진리표를 이용하여 증명하였습니다. 진리표를 통해 A + A'B와 A + B가 동일한 결과를 나타내는 것을 확인하였고, 분배법칙을 적용하여 수학적으로도 이 등식이 성립함을 보였습니다. 이를 통해 디지털 회로 설계 및 분석에 활용할 수 있는 기본적인 논리 법칙을 이해할 수 있습니다. 1. 디지털공학 디지털공학은 현대 기술 발전의 핵심 분야로, 우리 삶의 많은 부분에 큰 영향을 미치고 있습니다. 디지털 기술은 정보 처리와 통신, 제어 시스템 등 다양한 분야...2025.05.11